欢迎访问ic37.com |
会员登录 免费注册
发布采购

HYS72T256220HR-3S-A 参数 Datasheet PDF下载

HYS72T256220HR-3S-A图片预览
型号: HYS72T256220HR-3S-A
PDF下载: 下载PDF文件 查看货源
内容描述: 240引脚注册DDR2 SDRAM模组 [240-Pin Registered DDR2 SDRAM Modules]
分类和应用: 存储内存集成电路动态存储器双倍数据速率
文件页数/大小: 74 页 / 4051 K
品牌: QIMONDA [ QIMONDA AG ]
 浏览型号HYS72T256220HR-3S-A的Datasheet PDF文件第33页浏览型号HYS72T256220HR-3S-A的Datasheet PDF文件第34页浏览型号HYS72T256220HR-3S-A的Datasheet PDF文件第35页浏览型号HYS72T256220HR-3S-A的Datasheet PDF文件第36页浏览型号HYS72T256220HR-3S-A的Datasheet PDF文件第38页浏览型号HYS72T256220HR-3S-A的Datasheet PDF文件第39页浏览型号HYS72T256220HR-3S-A的Datasheet PDF文件第40页浏览型号HYS72T256220HR-3S-A的Datasheet PDF文件第41页  
Internet Data Sheet  
HYS72T[64/128/256]xx0HR–[3/3S/3.7/5]–A  
Registered DDR2 SDRAM Modules  
Product Type  
Organization  
512MB  
1 GByte  
1 GByte  
2 GByte  
×72  
×72  
×72  
×72  
1 Rank (×8) 1 Rank (×4) 2 Ranks (×8) 2 Ranks (×4)  
Label Code  
PC2– PC2– PC2– PC2–  
5300R–444 5300R–444 5300R–444 5300R–444  
JEDEC SPD Revision  
Rev. 1.2  
HEX  
Rev. 1.2  
HEX  
Rev. 1.2  
HEX  
Rev. 1.2  
HEX  
Byte#  
Description  
AC SDRAM @ CLMAX (Byte 18) [ns]  
10  
11  
12  
13  
14  
15  
16  
17  
18  
19  
20  
21  
22  
23  
24  
25  
26  
27  
28  
29  
30  
31  
32  
33  
34  
35  
t
45  
02  
82  
08  
08  
00  
0C  
04  
38  
01  
01  
04  
03  
30  
45  
50  
60  
30  
1E  
30  
2D  
80  
20  
27  
10  
17  
45  
02  
82  
04  
04  
00  
0C  
04  
38  
01  
01  
05  
03  
30  
45  
50  
60  
30  
1E  
30  
2D  
01  
20  
27  
10  
17  
45  
02  
82  
08  
08  
00  
0C  
04  
38  
01  
01  
05  
03  
30  
45  
50  
60  
30  
1E  
30  
2D  
80  
20  
27  
10  
17  
45  
02  
82  
04  
04  
00  
0C  
04  
38  
01  
01  
07  
03  
30  
45  
50  
60  
30  
1E  
30  
2D  
01  
20  
27  
10  
17  
Error Correction Support (non-ECC, ECC)  
Refresh Rate and Type  
Primary SDRAM Width  
Error Checking SDRAM Width  
Not used  
Burst Length Supported  
Number of Banks on SDRAM Device  
Supported CAS Latencies  
DIMM Mechanical Characteristics  
DIMM Type Information  
DIMM Attributes  
Component Attributes  
t
t
t
t
t
t
t
t
CK @ CLMAX -1 (Byte 18) [ns]  
AC SDRAM @ CLMAX -1 [ns]  
CK @ CLMAX -2 (Byte 18) [ns]  
AC SDRAM @ CLMAX -2 [ns]  
RP.MIN [ns]  
RRD.MIN [ns]  
RCD.MIN [ns]  
RAS.MIN [ns]  
Module Density per Rank  
t
t
t
t
AS.MIN and tCS.MIN [ns]  
AH.MIN and tCH.MIN [ns]  
DS.MIN [ns]  
DH.MIN [ns]  
Rev. 1.31, 2006-11  
37  
03292006-21GC-MK06  
 复制成功!