飞利浦半导体
产品speci fi cation
IC卡接口
TDA8004T
手册,全页宽
VDD
Vth2
+
Vhys(th2)
Vth2
tW
tW
报警
(内部信号)
MGM176
图3为报警V的功能
DD
(t
W
= 10毫秒)。
时钟电路
该时钟信号(CLK ),以该卡或者从一个衍生
引脚XTAL1上或从晶体到时钟信号输入
26 MHz的连接引脚XTAL1和XTAL2之间。
该频率可以在被选择
f
XTAL
,
1
⁄
2
f
XTAL
,
1
⁄
4
f
XTAL
or
1
⁄
8
f
XTAL
通过引脚CLKDIV1和
CLKDIV2.
频率的变化是同步的,这意味着
过渡期间,没有脉冲的长度小于45%
最小周期,并且第一个和最后一个时钟脉冲
周围的变化有正确的宽度。
在f的情况下
XTAL
中,占空因数都依赖于
信号XTAL1 。
为了达到45 %至55 %的占空因数在引脚CLK的
XTAL1上的输入信号应具有的占空比
的小于5%的48%到52%和过渡时间
输入信号周期。
如果使用的是晶体和f
XTAL
,引脚CLK的占空比
可以为45%至55 %,这取决于布局和在
晶体特性和频率。
在其他情况下,它是在45%和55 %的保证
这一时期。
晶体振荡器,只要在IC加电时运行。
如果使用晶体振荡器,或者如果时钟脉冲上
XTAL1上是永久的,则时钟脉冲将被应用
以根据所述时序图的卡
激活序列(见图5) 。
如果施加到XTAL1上的信号是由系统控制
控制器,则时钟脉冲将被施加到卡
时,系统控制器将它(完成后发送
激活序列) 。
表1
时钟电路德网络nition
CLKDIV2
0
1
1
0
CLK
1
⁄
1
⁄
1
⁄
8
f
XTAL
4
f
XTAL
2
f
XTAL
CLKDIV1
0
0
1
1
f
XTAL
1999年12月30日
7