表6-20. PTDSE 寄存器域描述
域
描述
D 口输出输出斜率使能位——每个控制位决定相应的PTD 引脚是否允许输出输出斜率控制。当D 口设置为
输入时,这些位不起作用。
3:0
PTDSE[3:0]
0 D 口n 位禁止输出输出斜率控制。
1 D 口n 位允许输出输出斜率控制。
7
6
5
4
3
2
1
0
读
写
R
R
R
R
PTDDS3
PTDDS2
PTDDS1
PTDDS0
0
0
0
0
0
0
0
0
复位
1
4-7 位是保留位,必须被写为0。
图 6-27. D 口输出驱动强度寄存器(PTDDS)
表6-21. PTDDS 寄存器域描述
描述
域
D 口输出驱动强度选择位——每个控制位决定相应的PTD 引脚选择低还是高输出驱动。
0 D 口n 位低输出驱动。
1 D 口n 位高输出驱动。
3:0
PTDDS[3:0]
6.7.9
E 口I/O 寄存器(PTED 和PTEDD)
E 口并行I/O 功能被下列寄存器控制:
7
6
5
4
3
2
1
0
读
写
PTED7
PTED6
PTED5
PTED4
PTED3
PTED2
PTED1
PTED0
0
0
0
0
0
0
0
0
复位
图 6-28. E 口数据寄存器(PTED)
表6-22. PTED 寄存器域描述
描述
域
E 口数据寄存器位——E 口引脚位输入时,读操作引脚的逻辑电平。E 口为输出时,读操作返回最后写入这个
寄存器的值。
写被锁存在寄存器的所有位。E 口引脚为输出时,逻辑电平有相应的MCU 引脚驱动。
复位强制PTED 为全0,但这些0 不是相应引脚驱动的,因为复位设置所有的端口引脚为禁止上拉电阻的高阻
抗输入。
7:0
PTED [7:0]
MC9S08AC16 系列微控制器数据手册, 第6 版
#
飞思卡尔半导体公司