Running H/F 2
7
6
5
4
3
2
1
0
读
写
R
R
R
R
PTDDD3
PTDDD2
PTDDD1
PTDDD0
0
0
0
0
0
0
0
0
复位
1
4-7 位是保留位,必须被写为0。
图 6-24. D 口数据方向寄存器(PTDDD)
表6-18. PTDDD 寄存器域描述
描述
域
D 口数据方向寄存器位——这些可读写位控制D 口引脚的方向和PTDD 读操作时所读的内容。
0 输入(输出禁止)而且读返回引脚值。
1 D 口n 位输出使能而且PTDD 读返回PTDDn 的内容。
3:0
PTDDD[3:0]
6.7.8
D 口引脚控制寄存器(PTDPE、PTDSE、PTDDS)
除了I/0 控制,D 口引脚被下列寄存器控制:
7
6
5
4
3
2
1
0
读
写
R
R
R
R
PTDPE3
PTDPE2
PTDPE1
PTDPE0
0
0
0
0
0
0
0
0
复位
1
4-7 位是保留位,必须被写为0。
图 6-25. D 口内部上拉电阻使能(PTDPE)
表6-19. PTDPE 寄存器域描述
描述
域
D 口内部上拉电阻使能位——每个控制位决定相应的PTD 引脚是否允许内部上拉电阻。当D 口设置为输出
时,这些位不起作用而且内部上拉电阻被禁止。
3:0
PTDPE[3:0]
0 D 口n 位禁止内部上拉电阻。
1 D 口n 位允许内部上拉电阻。
7
6
5
4
3
2
1
0
读
写
R
R
R
R
PTDSE3
PTDSE2
PTDSE1
PTDSE0
0
0
0
0
0
0
0
0
复位
图6-28 (1)
1
4-7 位是保留位,必须被写为0。
图 6-26. D 口输出斜率控制使能寄存器(PTDSE)
MC9S08AC16 系列微控制器数据手册, 第6 版
飞思卡尔半导体公司
#