概述
表 2. AWIC Partial Stop、Stop 和 VLPS 唤醒源 (继续)
唤醒源
说明
端口控制模块 — 任何已使能的引脚中断都能唤醒系统
使用内部时钟源时,ADC 可以运行。
引脚中断
ADC
CMP
由于无系统时钟可用,因此,功能受限,触发模式可以周期采样提供唤醒功能
当使用在 Stop 和 VLPS 模式下激活的时钟源时工作
当使用在 Stop 和 VLPS 模式下激活的时钟源时工作
当使用在 Stop 和 VLPS 模式下激活的时钟源时工作
RXD 上的有效边沿
LPI2C
FlexIO
TPM
UART
LPUART
当使用在 Stop 和 VLPS 模式下激活的时钟源时工作
唤醒
USB FS/LS 控制器
LPTMR
RTC
当使用在 Stop 和 VLPS 模式下激活的时钟源时工作
在 Stop/VLPS 模式下起作用
I2S (SAI)
TPM
当使用外部位时钟或外部主机时钟时工作
当使用在 Stop 和 VLPS 模式下激活的时钟源时工作
在边沿上唤醒(CANx_RX)
CAN
NMI
不可屏蔽中断
2.1.4 存储器
该器件具有以下特性:
• 可访问 64 KB 嵌入式 RAM(读/写)(CPU 时钟速度,无等待状态)。
• 非易失性存储器分为
•
128/256 KB 嵌入式程序存储器
该程序 flash 存储器包含一个 16 字节 flash 配置字段,用于存储默认保护设置
和安全信息。程序 flash 的页面大小为 2 KB。
保护设置可保护 32 个程序 flash 存储器区域不被意外擦除或进行编程操作。
安全电路可防止对 RAM 或调试端口的 flash 内容进行非法访问。
• 系统寄存器文件
该器件包含一个可在所有功耗模式下运行的 32 字节寄存器文件。
此外,它还可保留低功耗模式下的内容,并且仅在上电复位时复位。
8
KS22/KS20 Microcontroller, Rev 3, 04/2016
NXP Semiconductor, Inc.