概述
2. SE:单端;DP:差分对
3. ADC0_DP1 仅适用于 64-LQFP 封装中的单端(SE)模式。
2 概述
下图显示此器件的系统示意图。
GPIOA
GPIOB
Slave
Master
GPIOC
Cortex M4
GPIOD
M0
GPIOE
IOPORT
ADC (16-bit)
code bus
CMP (with 6-bit DAC)
DAC (12-bit)
Flash
128-256 KB
Debug
(SWD/JTAG)
CM4 core
M1
PDB
TPM0 (6-channel)
TPM1 (2-channel)
TPM2 (2-channel)
S0
S1
NVIC
system bus
FMC
Low Power Timer
Periodic Interrupt Timer
RTC
SRAM_L and _U,
64 KB in total
M2
M4
CAN x2 (KS22), x1 (KS20)
UART x3
DMA
MUX
S2
S3
eDMA
LPUART
DSPI x2
MUX
LPI2C x2
FlexIO
USB FS
I2S x2
CRC
RNG
Clock Source
EWM
4 MHz IRC
FLL
Watchdog (COP)
Register File (32 Bytes)
32 kHz IRC
OSC
PLL
Low Leakage Wakeup Unit
Reset Control Module
IRC48M
System Mode Control
RTC
Oscillator
LPO
Power Management Control
图 2. 系统示意图
交叉开关通过交叉开关结构连接总线主机和从机。该结构支持最多 4 个总线主机
都能同时访问不同的总线从机,并且还可在其访问相同从机时提供总线主机间的
仲裁。
6
KS22/KS20 Microcontroller, Rev 3, 04/2016
NXP Semiconductor, Inc.