欢迎访问ic37.com |
会员登录 免费注册
发布采购

HEF4021BTD-T 参数 Datasheet PDF下载

HEF4021BTD-T图片预览
型号: HEF4021BTD-T
PDF下载: 下载PDF文件 查看货源
内容描述: [IC 4000/14000/40000 SERIES, 8-BIT RIGHT PARALLEL IN SERIAL OUT SHIFT REGISTER, TRUE OUTPUT, PDSO16, PLASTIC, SO-16, Shift Register]
分类和应用: 光电二极管输出元件逻辑集成电路触发器
文件页数/大小: 14 页 / 76 K
品牌: NXP [ NXP ]
 浏览型号HEF4021BTD-T的Datasheet PDF文件第3页浏览型号HEF4021BTD-T的Datasheet PDF文件第4页浏览型号HEF4021BTD-T的Datasheet PDF文件第5页浏览型号HEF4021BTD-T的Datasheet PDF文件第6页浏览型号HEF4021BTD-T的Datasheet PDF文件第8页浏览型号HEF4021BTD-T的Datasheet PDF文件第9页浏览型号HEF4021BTD-T的Datasheet PDF文件第10页浏览型号HEF4021BTD-T的Datasheet PDF文件第11页  
HEF4021B  
NXP Semiconductors  
8-bit static shift register  
Table 8.  
Dynamic power dissipation PD  
PD can be calculated from the formulas shown. VSS = 0 V; tr = tf 20 ns; Tamb = 25 °C.  
Symbol  
Parameter  
VDD  
5 V  
Typical formula for PD (µW)  
PD = 900 × fi + Σ(fo × CL) × VDD  
where:  
2
PD  
dynamic power  
dissipation  
fi = input frequency in MHz,  
fo = output frequency in MHz,  
CL = output load capacitance in pF,  
VDD = supply voltage in V,  
2
10 V  
15 V  
PD = 4300 × fi + Σ(fo × CL) × VDD  
2
PD = 12000 × fi + Σ(fo × CL) × VDD  
Σ(fo × CL) = sum of the outputs.  
12. Waveforms  
V
DD  
CP or PL INPUT  
V
M
V
SS  
t
t
PLH  
PHL  
V
OH  
V
Y
Qn OUTPUT  
V
M
V
X
V
OL  
001aaj060  
t
t
t
t
Fig 4. Waveforms showing propagation delays for CP and PL inputs to Qn output and Qn transition times  
1 / f  
clk(max)  
V
DD  
CP INPUT  
V
M
V
SS  
t
t
h
su  
t
W
V
DD  
DS INPUT  
V
M
V
SS  
001aae611  
Fig 5. Waveforms showing minimum clock pulse width, set-up time, and hold time for CP and DS.  
HEF4021B_6  
© NXP B.V. 2009. All rights reserved.  
Product data sheet  
Rev. 06 — 27 November 2009  
7 of 14  
 
 复制成功!