欢迎访问ic37.com |
会员登录 免费注册
发布采购

74LVC08APW-Q100,11 参数 Datasheet PDF下载

74LVC08APW-Q100,11图片预览
型号: 74LVC08APW-Q100,11
PDF下载: 下载PDF文件 查看货源
内容描述: [74LVC08A-Q100 - Quad 2-input AND gate TSSOP 14-Pin]
分类和应用: 光电二极管逻辑集成电路
文件页数/大小: 12 页 / 111 K
品牌: PHILIPS [ NXP SEMICONDUCTORS ]
 浏览型号74LVC08APW-Q100,11的Datasheet PDF文件第3页浏览型号74LVC08APW-Q100,11的Datasheet PDF文件第4页浏览型号74LVC08APW-Q100,11的Datasheet PDF文件第5页浏览型号74LVC08APW-Q100,11的Datasheet PDF文件第6页浏览型号74LVC08APW-Q100,11的Datasheet PDF文件第8页浏览型号74LVC08APW-Q100,11的Datasheet PDF文件第9页浏览型号74LVC08APW-Q100,11的Datasheet PDF文件第10页浏览型号74LVC08APW-Q100,11的Datasheet PDF文件第11页  
NXP Semiconductors
74LV08-Q100
Quad 2-input AND gate
12. Package outline
SO14: plastic small outline package; 14 leads; body width 3.9 mm
SOT108-1
D
E
A
X
c
y
H
E
v
M
A
Z
14
8
Q
A
2
A
1
pin 1 index
θ
L
p
1
7
(A
3
)
A
L
w
M
detail X
e
b
p
0
2.5
scale
5 mm
DIMENSIONS (inch dimensions are derived from the original mm dimensions)
UNIT
mm
A
max.
1.75
A
1
0.25
0.10
A
2
1.45
1.25
A
3
0.25
0.01
b
p
0.49
0.36
c
0.25
0.19
D
(1)
8.75
8.55
E
(1)
4.0
3.8
0.16
0.15
e
1.27
0.05
H
E
6.2
5.8
L
1.05
L
p
1.0
0.4
Q
0.7
0.6
0.028
0.024
v
0.25
0.01
w
0.25
0.01
y
0.1
0.004
Z
(1)
0.7
0.3
0.028
0.012
θ
8
o
o
0
inches 0.069
0.010 0.057
0.004 0.049
0.019 0.0100 0.35
0.014 0.0075 0.34
0.244
0.039
0.041
0.228
0.016
Note
1. Plastic or metal protrusions of 0.15 mm (0.006 inch) maximum per side are not included.
OUTLINE
VERSION
SOT108-1
REFERENCES
IEC
076E06
JEDEC
MS-012
JEITA
EUROPEAN
PROJECTION
ISSUE DATE
99-12-27
03-02-19
Fig 8.
74LV08_Q100
Package outline SOT108-1 (SO14)
All information provided in this document is subject to legal disclaimers.
© NXP B.V. 2012. All rights reserved.
Product data sheet
Rev. 1 — 31 July 2012
7 of 12