欢迎访问ic37.com |
会员登录 免费注册
发布采购

74HC595D 参数 Datasheet PDF下载

74HC595D图片预览
型号: 74HC595D
PDF下载: 下载PDF文件 查看货源
内容描述: 8位串行输入/串行或并行输出移位寄存器与输出锁存器;三态 [8-bit serial-in/serial or parallel-out shift register with output latches; 3-state]
分类和应用: 移位寄存器触发器锁存器逻辑集成电路光电二极管
文件页数/大小: 20 页 / 126 K
品牌: NXP [ NXP ]
 浏览型号74HC595D的Datasheet PDF文件第4页浏览型号74HC595D的Datasheet PDF文件第5页浏览型号74HC595D的Datasheet PDF文件第6页浏览型号74HC595D的Datasheet PDF文件第7页浏览型号74HC595D的Datasheet PDF文件第9页浏览型号74HC595D的Datasheet PDF文件第10页浏览型号74HC595D的Datasheet PDF文件第11页浏览型号74HC595D的Datasheet PDF文件第12页  
Philips Semiconductors  
Product specification  
8-bit serial-in/serial or parallel-out shift  
register with output latches; 3-state  
74HC/HCT595  
DC CHARACTERISTICS FOR 74HC  
For the DC characteristics see chapter “74HC/HCT/HCU/HCMOS Logic Family Specifications”.  
Output capability: parallel outputs, bus driver, serial output, standard ICC category: MSI.  
AC CHARACTERISTICS FOR 74HC  
GND = 0 V; tr = tf = 6 ns; CL = 50 pF.  
T
amb (°C)  
TEST CONDITION  
SYMBOL PARAMETER  
+25  
40 to +85 40 to +125 UNIT  
VCC  
WAVEFORMS  
(V)  
min typ max min max min max  
tPHL/tPLH  
propagation delay  
SHCP to Q7’  
52  
19  
15  
55  
20  
16  
47  
17  
14  
47  
17  
14  
41  
15  
12  
17  
6
160  
32  
27  
175  
35  
30  
175  
35  
30  
150  
30  
26  
150  
30  
26  
200  
40  
34  
220  
44  
37  
220  
44  
37  
190  
38  
33  
190  
38  
33  
240  
48  
41  
265  
53  
45  
265  
53  
45  
225  
45  
38  
225  
45  
38  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
ns  
2.0 Fig.7  
4.5  
6.0  
tPHL/tPLH  
propagation delay  
STCP to Qn  
2.0 Fig.8  
4.5  
6.0  
tPHL  
propagation delay  
MR to Q7’  
2.0 Fig.10  
4.5  
6.0  
tPZH/tPZL  
3-state output  
enable time  
OE to Qn  
2.0 Fig.11  
4.5  
6.0  
tPHZ/tPLZ  
3-state output  
disable time  
OE to Qn  
2.0 Fig.11  
4.5  
6.0  
tW  
tW  
tW  
tsu  
tsu  
shift clock pulse  
width HIGH or  
LOW  
75  
15  
13  
75  
15  
13  
75  
15  
13  
50  
10  
9.0  
75  
15  
13  
95  
19  
16  
95  
19  
16  
95  
19  
16  
65  
13  
11  
95  
19  
16  
110  
22  
19  
110  
22  
19  
110  
22  
19  
75  
15  
13  
110  
22  
19  
2.0 Fig.7  
4.5  
5
6.0  
storage clock  
pulse width HIGH  
or LOW  
11  
4
2.0 Fig.8  
4.5  
3
6.0  
master reset  
pulse width LOW  
17  
6.0  
5.0  
11  
4.0  
3.0  
22  
8
2.0 Fig.10  
4.5  
6.0  
set-up time DS to  
SHCP  
2.0 Fig.9  
4.5  
6.0  
set-up time SHCP  
to STCP  
2.0 Fig.8  
4.5  
7
6.0  
1998 Jun 04  
8
 复制成功!