Philips Semiconductors
Product specification
8-bit serial-in/serial or parallel-out shift
register with output latches; 3-state
74HC/HCT595
DC CHARACTERISTICS FOR 74HC
For the DC characteristics see chapter “74HC/HCT/HCU/HCMOS Logic Family Specifications”.
Output capability: parallel outputs, bus driver, serial output, standard ICC category: MSI.
AC CHARACTERISTICS FOR 74HC
GND = 0 V; tr = tf = 6 ns; CL = 50 pF.
T
amb (°C)
TEST CONDITION
SYMBOL PARAMETER
+25
−40 to +85 −40 to +125 UNIT
VCC
WAVEFORMS
(V)
min typ max min max min max
tPHL/tPLH
propagation delay
SHCP to Q7’
−
52
19
15
55
20
16
47
17
14
47
17
14
41
15
12
17
6
160
32
27
175
35
30
175
35
30
150
30
26
150
30
26
−
−
200
40
34
220
44
37
220
44
37
190
38
33
190
38
33
−
−
240
48
41
265
53
45
265
53
45
225
45
38
225
45
38
−
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
2.0 Fig.7
−
−
−
4.5
−
−
−
6.0
tPHL/tPLH
propagation delay
STCP to Qn
−
−
−
2.0 Fig.8
−
−
−
4.5
−
−
−
6.0
tPHL
propagation delay
MR to Q7’
−
−
−
2.0 Fig.10
−
−
−
4.5
−
−
−
6.0
tPZH/tPZL
3-state output
enable time
OE to Qn
−
−
−
2.0 Fig.11
−
−
−
4.5
−
−
−
6.0
tPHZ/tPLZ
3-state output
disable time
OE to Qn
−
−
−
2.0 Fig.11
−
−
−
4.5
−
−
−
6.0
tW
tW
tW
tsu
tsu
shift clock pulse
width HIGH or
LOW
75
15
13
75
15
13
75
15
13
50
10
9.0
75
15
13
95
19
16
95
19
16
95
19
16
65
13
11
95
19
16
110
22
19
110
22
19
110
22
19
75
15
13
110
22
19
2.0 Fig.7
−
−
−
4.5
5
−
−
−
6.0
storage clock
pulse width HIGH
or LOW
11
4
−
−
−
2.0 Fig.8
−
−
−
4.5
3
−
−
−
6.0
master reset
pulse width LOW
17
6.0
5.0
11
4.0
3.0
22
8
−
−
−
2.0 Fig.10
−
−
−
4.5
−
−
−
6.0
set-up time DS to
SHCP
−
−
−
2.0 Fig.9
4.5
−
−
−
−
−
−
6.0
set-up time SHCP
to STCP
−
−
−
2.0 Fig.8
4.5
−
−
−
7
−
−
−
6.0
1998 Jun 04
8