欢迎访问ic37.com |
会员登录 免费注册
发布采购

V54C3128804VAT 参数 Datasheet PDF下载

V54C3128804VAT图片预览
型号: V54C3128804VAT
PDF下载: 下载PDF文件 查看货源
内容描述: 高性能133分之143 / 125MHz的3.3伏16M ×8的同步DRAM 4组X的4Mbit ×8 [HIGH PERFORMANCE 143/133/125MHz 3.3 VOLT 16M X 8 SYNCHRONOUS DRAM 4 BANKS X 4Mbit X 8]
分类和应用: 动态存储器
文件页数/大小: 43 页 / 362 K
品牌: MOSEL [ MOSEL VITELIC, CORP ]
 浏览型号V54C3128804VAT的Datasheet PDF文件第1页浏览型号V54C3128804VAT的Datasheet PDF文件第3页浏览型号V54C3128804VAT的Datasheet PDF文件第4页浏览型号V54C3128804VAT的Datasheet PDF文件第5页浏览型号V54C3128804VAT的Datasheet PDF文件第6页浏览型号V54C3128804VAT的Datasheet PDF文件第7页浏览型号V54C3128804VAT的Datasheet PDF文件第8页浏览型号V54C3128804VAT的Datasheet PDF文件第9页  
茂矽
V 54
泽尔 - 华智
制成的
SYCHRONOUS
DRAM家庭
C = CMOS工艺
3.3V , LVTTL , INTERFACE
设备
V54C3128804VAT
C
31
28804
V
A
T
速度
PWR 。
7纳秒
8纳秒
BLANK ( STANDARD)
T = TSOP - II
A = A版
V = LVTTL
PKG
描述
TSOP -II
PKG 。
T
引脚数
54
4银行X的4Mbit ×8 ( 4K刷新)
54引脚塑料TSOP -II
引脚配置
顶视图
V
CC
I / O
1
V
CCQ
NC
I / O
2
V
SSQ
NC
I / O
3
V
CCQ
NC
I / O
4
V
SSQ
NC
V
CC
NC
WE
CAS
RAS
CS
BA0
BA1
A
10
A
0
A
1
A
2
A
3
V
CC
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
引脚名称
CLK
CKE
时钟输入
时钟使能
芯片选择
行地址选通
列地址选通
写使能
地址输入
BANK SELECT
数据输入/输出
数据屏蔽
电源( + 3.3V )
电源的I / O ( + 3.3V )
地面的I / O
没有连接
V
SS
I / O
8
V
SSQ
NC
I / O
7
V
CCQ
NC
I / O
6
V
SSQ
NC
I / O
5
V
CCQ
NC
V
SS
NC
DQM
CLK
CKE
NC
A
11
A
9
A
8
A
7
A
6
A
5
A
4
V
SS
CS
RAS
CAS
WE
A
0
–A
11
BA0 , BA1
I / O
1
-I / O
8
DQM
V
CC
V
SS
V
CCQ
V
SSQ
NC
V54C3128804VAT 1.4修订版2000年11月
2