欢迎访问ic37.com |
会员登录 免费注册
发布采购

PDSP16488MA 参数 Datasheet PDF下载

PDSP16488MA图片预览
型号: PDSP16488MA
PDF下载: 下载PDF文件 查看货源
内容描述: 单芯片的二维卷积器与积分行延迟 [Single Chip 2D Convolver with Integral Line Delays]
分类和应用:
文件页数/大小: 33 页 / 414 K
品牌: MITEL [ MITEL NETWORKS CORPORATION ]
 浏览型号PDSP16488MA的Datasheet PDF文件第1页浏览型号PDSP16488MA的Datasheet PDF文件第3页浏览型号PDSP16488MA的Datasheet PDF文件第4页浏览型号PDSP16488MA的Datasheet PDF文件第5页浏览型号PDSP16488MA的Datasheet PDF文件第6页浏览型号PDSP16488MA的Datasheet PDF文件第7页浏览型号PDSP16488MA的Datasheet PDF文件第8页浏览型号PDSP16488MA的Datasheet PDF文件第9页  
信号
IP7 : 0
L7:0
绕行
HRES
X15:0
D15:0
PC1
TYPE
输入
I / O
输入
输入
功能
产量
产量
输入
产量
I / O
输入
描述
像素数据输入到第一行延迟(在16位模式下最显著字节) 。
像素数据输入到行延迟的第二组。 (在16位模式下最显著字节) 。 Alterna-
tively从最后一行延迟的输出时,相应的模式位被置位。
当此输入为高时,第一行延迟在所述第一组被旁路。没有内部上拉电阻。
复位线延迟的地址指针时高。通常实时地将复合同步信号
应用程序。在非实时系统,它定义了帧存储器更新周期,当低。
从主或单一设备地址/数据连接到外部系数源,
与X15定义EPROM或主机的支持。否则他们提供扩展的数据输入。
符号的16位定标数据或复用的32位中间数据。在中间的转移
最显著一半是有效时钟信号为低,并且至少显著一半时时钟为高。
在编程的主设备输出该引脚上的时间选通。这是传下来的
该链中的多设备的系统,使用该
PC0
输入下一个设备上。
该引脚用于与
PC1
在多个设备系统。它终止了写选通
从中EPROM支持的主设备。
此输出提供了一个版本HRES输入已延迟了规定的数量
该用户。
从主计算机中的数据选通,低电平有效。该引脚将是一个EPROM的输出
支持主设备提供选通的其余设备。
低电平有效的使能内部与门
读/写
DS
执行读或写操作的
内部寄存器。在单个或主设备,它是从一个EPROM支承,该
底部72的地址总是使用和
CE
是不需要的。
CE
然后可以用于启动
负载顺序上电后新的寄存器写入序列。
读/未从主机CPU写一行。当EPROM使用此引脚应接低电平。
该引脚通常是一个输入这表示寄存器是要改变或检查。它是
然而,从一个EPROM的输出支持单或主设备的指示,以剩下
该寄存器被更新的系统。
时钟。所有事件被触发在CLK的上升沿,除非至少显著的闩锁
扩展输入。内部时钟可以由两个或四个,以增加被乘
有效数字乘数。
此输出指示从内部比较的结果。较高的值表明该像素
大于内部阈值。的输出是只从一个链中的最后一个装置有效。
当这种高输出表明出现了增益控制溢出。
上电复位信号,低电平有效力量。
接地以指示单个设备的系统。内部上拉电阻。
接地以指示在多个设备系统的主设备。必须保持开路
在一台设备的系统。内部上拉电阻。
输出使能信号。低电平有效。
4个地址位来自主在多设备系统指定的16设备之一。
必须从外部解码,以提供芯片能够为更多的设备。
这些位表示通过自动选择逻辑的增益控制提供的字段选择。相同的编码
与用于控制寄存器位C 5 : 4被使用。
5V电源。所有V
DD
引脚都必须连接。
0V电源。所有GND引脚都必须连接。
表3信号说明
PC0
DELOP
DS
CE
读/写
输入
I / O
PROG
CLK
输入
箱子
OVR
产量
产量
输入
输入
输入
输入
输出
输出
动力
动力
水库
单身
OEN
CS3 : 0
F1:0
V
DD
GND
2