欢迎访问ic37.com |
会员登录 免费注册
发布采购

MT90823AP 参数 Datasheet PDF下载

MT90823AP图片预览
型号: MT90823AP
PDF下载: 下载PDF文件 查看货源
内容描述: 3V大型数字交换机 [3V Large Digital Switch]
分类和应用:
文件页数/大小: 34 页 / 152 K
品牌: MITEL [ MITEL NETWORKS CORPORATION ]
 浏览型号MT90823AP的Datasheet PDF文件第4页浏览型号MT90823AP的Datasheet PDF文件第5页浏览型号MT90823AP的Datasheet PDF文件第6页浏览型号MT90823AP的Datasheet PDF文件第7页浏览型号MT90823AP的Datasheet PDF文件第9页浏览型号MT90823AP的Datasheet PDF文件第10页浏览型号MT90823AP的Datasheet PDF文件第11页浏览型号MT90823AP的Datasheet PDF文件第12页  
MT90823
CMOS
该MT90823提供了两种不同的接口时序
模式由粮食计划署引脚控制。如果粮食计划署销
低, MT90823是ST-总线/ GCI模式。如果
粮食计划署引脚为高电平时, MT90823是宽边框
脉冲( WFP )帧定位模式。
在ST -BUS / GCI模式下,输入8kHz的帧脉冲
可以在任一ST-总线或GCI格式。该
MT90823自动检测的存在
输入帧脉冲和identi网络上课它无论是ST- BUS
或GCI 。在ST- BUS格式,每秒下降沿
主时钟的标志位边界和
数据被时钟CLK的上, 3的上升沿
的方式进位单元的宿舍,参见图11。
GCI格式,大师的每第二个上升沿
时钟标志位的边界和数据被移入
在CLK在三季度的下降沿
方式进位单元,参见图12 。
宽边框的脉冲( WFP)帧定位
定时
当设备处于WFP帧对准模式,
CLK输入必须为16.384 MHz时, FE / HCLK
输入是4.096兆赫和8 kHz的帧脉冲是在
ST-总线格式。之间的定时关系
CLK, HCLK和帧脉冲是德音响定义图
13.
流。关于使用的源的细节
地址数据( CAB和SAB位) ,见表13和
表14.一旦源地址位
由微处理器编程的内容
在所选择的地址的数据存储器是
传送到并行 - 串行转换器和
然后到了ST -BUS输出流。
通过具有多个输出通道连接到
相同的输入源的信道,可以将数据广播的
从一个输入通道到几个输出通道。
在消息模式中,微处理器将数据写入到
对应于该连接的存储单元
输出流和信道号。低
半连接( 8至少显着位)
存储器的内容被直接传送到
并行 - 串行转换器。此数据将被输出
上ST-总线流中的每一帧,直到数据
由微处理器改变。
该网络已经连接的最显着的位
内存控制下的输出通道:
消息或连接方式;恒定或可变
延迟;启用/三态ST- BUS输出驱动器;
并且,启用/禁用环回功能。在AD-
DITION ,这些位中的一个,用户可以控制该
集体安全条约组织输出。
如果输出信道被设置为高阻抗状态
通过连接存储器中, ST-总线输出
将处于高阻抗状态的持续时间
该信道。除了在每个通道控制,
上ST-总线输出的所有通道都可以被放置在
无论是通过高阻抗状态拉ODE
输入引脚为低电平或编程输出待机
在接口模式选择寄存器(OSB)位
低。此操作将覆盖每个通道的独立
节目由连接存储器位。
连接存储的数据可以通过以下方式访问
通过D0到D15的微处理器接口
销。的设备的内部寄存器寻址,
数据和连接存储器,通过执行
地址输入引脚和存储器选择( MS )
控制寄存器的位。有关设备的详细信息
寻址,请参阅软件控件和控件
寄存器位描述(表4 ,图6和7)。
串行数据接口时序
主时钟频率必须总是两次
的数据速率。主时钟(CLK)必须是
在4.096 , 8.192和16.384兆赫的串行数据速率
2.048 , 4.096和8.192 Mb / s的分别。输入
和输出流的数据速率将始终是相同的。
当粮食计划署引脚为高电平时,帧对准
评价功能被禁用,但在输入框
偏移寄存器可能仍然被编程为
补偿对不同的帧延迟
串行输入流。
开关刀豆网络gurations
该MT90823最大无阻塞交换
CON组fi gurations是由数据速率确定
所选的串行输入和输出。该
开关CON组fi guration选择两个DR位
IMS寄存器。见表8和表9 。
2.048 Mb / s的串行链路( DR0 = 0 , DR1 = 0 )
当选择了2.048 Mb / s的数据速率,则
设备CON连接gured与16路输入/ 16路输出数据
流各有32 64 kb / s的信道。这
模式要求的4.094 MHz的CLK和允许
512× 512最大无阻塞容量
通道。
4.096 Mb / s的串行链路( DR0 = 1 , DR1 = 0 )
当选择了4.096 Mb / s的数据速率,则
设备CON连接gured与16路输入/ 16路输出数据
每个流有64个64 kb / s的信道。这
8