欢迎访问ic37.com |
会员登录 免费注册
发布采购

N25Q128A11B1241F 参数 Datasheet PDF下载

N25Q128A11B1241F图片预览
型号: N25Q128A11B1241F
PDF下载: 下载PDF文件 查看货源
内容描述: 128兆位, 1.8 V ,多个I / O , 4 KB的界别分组擦除引导扇区, XIP启用,串行闪存与108 MHz的SPI总线接口 [128-Mbit, 1.8 V, multiple I/O, 4-Kbyte subsector erase on boot sectors, XiP enabled, serial flash memory with 108 MHz SPI bus interface]
分类和应用: 闪存
文件页数/大小: 185 页 / 5874 K
品牌: MICRON [ MICRON TECHNOLOGY ]
 浏览型号N25Q128A11B1241F的Datasheet PDF文件第1页浏览型号N25Q128A11B1241F的Datasheet PDF文件第2页浏览型号N25Q128A11B1241F的Datasheet PDF文件第4页浏览型号N25Q128A11B1241F的Datasheet PDF文件第5页浏览型号N25Q128A11B1241F的Datasheet PDF文件第6页浏览型号N25Q128A11B1241F的Datasheet PDF文件第7页浏览型号N25Q128A11B1241F的Datasheet PDF文件第8页浏览型号N25Q128A11B1241F的Datasheet PDF文件第9页  
N25Q128 - 1.8 V  
Contents  
5.2.2  
5.2.3  
5.2.4  
5.2.5  
5.2.6  
5.2.7  
5.2.8  
Dual Command Fast reading . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27  
Page programming . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 27  
Subsector Erase, Sector Erase and Bulk Erase . . . . . . . . . . . . . . . . . . 28  
Polling during a Write, Program or Erase cycle . . . . . . . . . . . . . . . . . . . 28  
Read and Modify registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 28  
Active Power and Standby Power modes . . . . . . . . . . . . . . . . . . . . . . . 28  
HOLD (or Reset) condition . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 28  
5.3  
Quad SPI (QIO-SPI)Protocol . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 29  
5.3.1  
5.3.2  
5.3.3  
5.3.4  
5.3.5  
5.3.6  
5.3.7  
5.3.8  
5.3.9  
Multiple Read Identification . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 29  
Quad Command Fast reading . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 29  
QUAD Command Page programming . . . . . . . . . . . . . . . . . . . . . . . . . . 29  
Subsector Erase, Sector Erase and Bulk Erase . . . . . . . . . . . . . . . . . . 30  
Polling during a Write, Program or Erase cycle . . . . . . . . . . . . . . . . . . . 30  
Read and Modify registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 31  
Active Power and Standby Power modes . . . . . . . . . . . . . . . . . . . . . . . 31  
HOLD (or Reset) condition . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 31  
VPP pin Enhanced Supply Voltage feature . . . . . . . . . . . . . . . . . . . . . . 31  
6
Volatile and Non Volatile Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32  
6.1  
Legacy SPI Status Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 34  
6.1.1  
6.1.2  
6.1.3  
6.1.4  
6.1.5  
WIP bit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 34  
WEL bit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 34  
BP3, BP2, BP1, BP0 bits . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 34  
TB bit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 34  
SRWD bit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 35  
6.2  
Non Volatile Configuration Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 35  
6.2.1  
6.2.2  
6.2.3  
6.2.4  
6.2.5  
6.2.6  
6.2.7  
Dummy clock cycle NV configuration bits (NVCR bits from 15 to 12) . . 37  
XIP NV configuration bits (NVCR bits from 11 to 9) . . . . . . . . . . . . . . . . 38  
Output Driver Strength NV configuration bits (NVCR bits from 8 to 6) . . 38  
Fast POR NV configuration bit (NVCR bit 5) . . . . . . . . . . . . . . . . . . . . . 38  
Hold (Reset) disable NV configuration bit (NVCR bit 4) . . . . . . . . . . . . 38  
Quad Input NV configuration bit (NVCR bit 3) . . . . . . . . . . . . . . . . . . . . 38  
Dual Input NV configuration bit (NVCR bit 2) . . . . . . . . . . . . . . . . . . . . . 39  
6.3  
6.4  
Volatile Configuration Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 39  
6.3.1  
6.3.2  
Dummy clock cycle Volatile Configurations bits (VCR bits from 7 to 4) . 40  
XIP Volatile Configuration bits (VCR bit 3) . . . . . . . . . . . . . . . . . . . . . . . 41  
Volatile Enhanced Configuration Register . . . . . . . . . . . . . . . . . . . . . . . . 41  
3/185  
 复制成功!