PIC16F/LF1946/47
TABLE 1:
64-PIN SUMMARY(PIC16F/LF1946/47) (Continued)
RE0
RE1
2
1
Y
Y
Y
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
P2D(1)
P2C(1)
P2B(1)
—
—
—
VLCD1
VLCD2
VLCD3
—
—
—
—
—
—
—
—
—
—
—
RE2 64
RE3 63
RE4 62
RE5 61
RE6 60
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
P3C(1)
P3B(1)
P1C(1)
P1B(1)
—
—
—
—
—
—
—
—
COM0
COM1
COM2
COM3
—
—
—
—
—
—
—
—
—
—
—
—
CCP2(1)
P2A(1)
/
RE7 59
RF0 18
—
Y
—
—
—
—
—
—
—
—
—
—
—
—
—
SEG31
SEG41
—
—
—
—
—
(3)
AN16
CPS16 C1IN0-
C2IN0-
—
VCAP
RF1 17
Y
AN6
—
—
CPS6
C2OUT
C1OUT
SRNQ
—
—
—
SEG19
—
—
—
—
—
—
RF2 16
RF3 15
Y
Y
AN7
AN8
CPS7
CPS8
SRQ
—
—
—
—
—
—
—
SEG20
SEG21
—
—
—
—
—
—
C1IN2-
C2IN2-
C3IN2-
RF4 14
RF5 13
Y
Y
AN9
—
CPS9
C2IN+
—
—
—
—
—
—
—
—
—
SEG22
SEG23
—
—
—
—
—
—
AN10 DACOUT CPS10
C1IN1-
C2IN1-
RF6 12
RF7 11
Y
Y
AN11
AN5
—
—
CPS11
CPS5
C1IN+
—
—
—
—
—
—
—
—
—
SEG24
SEG25
—
—
—
—
—
—
C1IN3-
C2IN3-
C3IN3-
SS1
RG0
RG1
RG2
3
4
5
—
Y
—
—
—
—
—
—
—
—
—
—
—
—
CCP3
P3A
—
—
—
—
—
SEG42
SEG43
SEG44
—
—
—
—
—
—
—
—
—
—
—
—
AN15
AN14
CPS15 C3OUT
CPS14 C3IN+
—
TX2/
CK2
Y
—
RX2/
DT2
—
RG3
RG4
RG5
6
8
7
Y
Y
AN13
AN12
—
—
—
—
CPS13 C3IN0-
CPS12 C3IN1-
—
—
—
—
—
—
CCP4
P3D
SEG45
SEG26
—
CCP5
P1D
—
—
—
—
—
—
—
—
Y(2)
—
MCLR/
VPP
—
—
—
—
—
—
VDD 10
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
VDD
26
38
57
VSS
9
—
—
—
—
VSS
25
41
56
AVDD 19
AVSS 20
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
—
AVDD
AVSS
Note 1: Pin functions can be moved using the APFCON register(s).
2: Weak pull-up always enabled when MCLR is enabled, otherwise the pull-up is under user control.
3: See Section 8.0.
2010 Microchip Technology Inc.
Preliminary
DS41414A-page 5