AS7C251MPFS18A
®
Pin and ball designations
Pin configuration for 100-pin TQFP
A
NC
NC
NC
1
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
NC
NC
V
2
3
V
4
DDQ
DDQ
V
V
5
SSQ
SSQ
NC
NC
NC
6
DQa
DQa
DQa
7
DQb
DQb
8
9
V
V
10
11
12
13
SSQ
SSQ
V
V
DDQ
DDQ
DQb
DQb
DQ
a
DQ
a
V
SS
FT 14
15
NC 16
NC
V
DD
TQFP 14 × 20 mm
1M x 18
VDD
ZZ
V
17
18
19
20
21
22
23
24
SS
DQa
DQa
DQb
DQb
V
V
DDQ
DDQ
V
V
SSQ
SSQ
DQa
DQa
NC
DQb
DQb
DQPb
NC
NC 25
V
V
26
27
SSQ
SSQ
V
V
DDQ
DDQ
NC
NC
NC
NC 28
NC 29
NC 30
Ball assignments for 165-ball BGA ꢀ
ꢀ
ꢁ
ꢂ
ꢃ
ꢄ
ꢅ
ꢆ
ꢇ
ꢈ
ꢀꢉ
A
ꢀꢀ
A
ꢊ
ꢋ
ꢌ
ꢍ
ꢎ
ꢏ
NC
A
CE0
BWb
NC
NC
BWa
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
NC
CE2
CLK
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
A
BWE
GWE
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
NC
ADSC
OE
ADV
ADSP
VDDQ
VDDQ
VDDQ
VDDQ
VDDQ
NC
NC
A
CE1
A
NC
DQPa
DQa
DQa
DQa
DQa
ZZ
NC
NC
DQb
DQb
DQb
DQb
NC
NC
NC
NC
NC
NC
NC
NC
VDDQ
VDDQ
VDDQ
VDDQ
VDDQ
NC
VSS
VDD
VDD
VDD
VDD
VDD
VDD
VDD
VDD
VDD
VSS
A
VSS
NC
NC
NC
NC
NC
NC
DQa
DQa
DQa
DQa
NC
A
NC
VDD
VDD
VDD
VDD
VDD
VDD
VDD
VDD
VDD
VSS
NC
NC
ꢐ
ꢑ
ꢒ
NC
FT
DQb
DQb
DQb
DQb
DQPb
NC
VDDQ
VDDQ
VDDQ
VDDQ
VDDQ
A
VDDQ
VDDQ
VDDQ
VDDQ
VDDQ
A
NC
NC
NC
NC
NC
A
ꢓ
ꢔ
ꢕ
ꢖ
ꢗ
ꢘ
VSS
TDO
TCK
1
TDI
TMS
A1
A
1
LBO
A
A
A0
A
A
A
A
1 A0 and A1 are the two least significant bits (LSB) of the address field and set the internal burst counter if burst is desired.
12/ 2/ 02, v. 0.9.2 Advance Info
Alliance Semiconductor
2 of 21