欢迎访问ic37.com |
会员登录 免费注册
发布采购

5962R1121309V9A 参数 Datasheet PDF下载

5962R1121309V9A图片预览
型号: 5962R1121309V9A
PDF下载: 下载PDF文件 查看货源
内容描述: 抗辐射, 5.0V / 3.3V μ处理器监控电路 [Rad-Hard, 5.0V/3.3V μ-Processor Supervisory Circuits]
分类和应用: 监控
文件页数/大小: 19 页 / 1152 K
品牌: INTERSIL [ INTERSIL CORPORATION ]
 浏览型号5962R1121309V9A的Datasheet PDF文件第1页浏览型号5962R1121309V9A的Datasheet PDF文件第3页浏览型号5962R1121309V9A的Datasheet PDF文件第4页浏览型号5962R1121309V9A的Datasheet PDF文件第5页浏览型号5962R1121309V9A的Datasheet PDF文件第6页浏览型号5962R1121309V9A的Datasheet PDF文件第7页浏览型号5962R1121309V9A的Datasheet PDF文件第8页浏览型号5962R1121309V9A的Datasheet PDF文件第9页  
ISL705AEH , ISL705BEH , ISL705CEH , ISL706AEH , ISL706BEH , ISL706CEH
销刀豆网络gurations
ISL705AEH , ISL706AEH
( 8 LD FLATPACK )
顶视图
MR
V
DD
GND
PFI
1
2
3
4
8
7
6
5
WDO
RST
WDI
PFO
ISL705BEH , ISL706BEH
( 8 LD FLATPACK )
顶视图
MR
V
DD
GND
PFI
1
2
3
4
8
7
6
5
WDO
RST
WDI
PFO
ISL705CEH , ISL706CEH
( 8 LD FLATPACK )
顶视图
MR
V
DD
GND
PFI
1
2
3
4
8
7
6
5
WDO
RST_OD
WDI
PFO
引脚说明
ISL705AEH
ISL706AEH
1
2
ISL705BEH
ISL706BEH
1
2
ISL705CEH
ISL706CEH
1
2
名字
MR
VDD
描述
手动复位。 MR为低电平有效,去抖, TTL / CMOS兼容输入的可能
用于触发一次复位脉冲。
电源。 V
DD
是一个电源电压输入端,将电力提供给所有内部电路。
此输入还监测并用于触发一个复位脉冲。复位保证
操作后的V
DD
高于1.2V 。
地面上。 GND为电源电压回报所有内部电路。这回确定
为电压检测和参考电平应该被连接到信号地。
电源故障输入。 PFI是一个输入到一个阈值检测器,其可以被用于监控
另外电源电压电平。探测器(V门槛
PFI
)为1.25V ,在
ISL705AEH / BEH / CEH和0.6V的ISL706AEH / BEH / CEH 。
电源故障输出。 PFO为低电平有效,推挽阈值检测器的输出
表示在PFI的引脚上的电压小于V
PFI
.
看门狗输入。 WDI是一个三态输入,监控微处理器的活动。如果
微处理器不触发WDI内为1.6s和WDI没有三态, WDO变
低。只要复位有效或WDI为三态,看门狗定时器将保持清
并不会计算在内。只要复位被释放并且WDI被驱动为高或低时,定时器
将开始计数。浮动WDI或WDI连接到高阻抗三态缓冲器
禁用看门狗功能。
复位。 RST是保证为低,一旦V低电平有效,推挽输出
DD
达到1.2V 。由于V
DD
上升, RST保持低电平。当V
DD
上升到高于4.65V
( ISL705AEH / BEH / CEH )或3.08V ( ISL706AEH / BEH / CEH )复位门限,内部
定时器后约200毫秒释放RST 。 RST脉冲低时V
DD
低于上
复位门限。如果发生在先前启动的中间有一个掉电条件
复位脉冲,该脉冲将至少持续140ms的。在掉电,一旦V
DD
瀑布
复位门限以下, RST变低,保证低到V
DD
下面滴
1.2V.
复位。 RST为高电平有效,推挽输出。 RST是RST的逆。
复位。 RST_OD是一个低电平有效的漏极开路输出变为低电平时复位有效。
该管脚可上拉至V
DD
用与信宿和泄漏一致的电阻
输出电流规格。行为是其它方面相同的RST引脚。
看门狗输出。 WDO为低电平有效,推挽输出变低,如果
微处理器不触发WDI内为1.6s和WDI没有三态。 WDO是
通常连接到一个微处理机的不可屏蔽中断输入端。当V
DD
低于复位门限, WDO将变为低电平与否的看门狗定时器
已超时。复位同时有效,从而防止一个中断。自
浮动WDI禁止内部定时器, WDO变为低电平,只有当V
DD
降到低于
复位阈值,从而起到一个低线输出。
3
4
3
4
3
4
GND
PFI
5
6
5
6
5
6
PFO
WDI
7
-
-
RST
-
-
7
-
-
7
RST
RST_OD
8
8
8
WDO
2
FN8262.0
二零一二年三月三十日