欢迎访问ic37.com |
会员登录 免费注册
发布采购

EP3C16U256C6N 参数 Datasheet PDF下载

EP3C16U256C6N图片预览
型号: EP3C16U256C6N
PDF下载: 下载PDF文件 查看货源
内容描述: [Field Programmable Gate Array, 15408 CLBs, 472.5MHz, 15408-Cell, CMOS, PBGA256, 14 X 14 MM, 2.20 MM HEIGHT, 0.80 MM PITCH, LEAD FREE, UFBGA-256]
分类和应用: 时钟LTE可编程逻辑
文件页数/大小: 34 页 / 836 K
品牌: INTEL [ INTEL ]
 浏览型号EP3C16U256C6N的Datasheet PDF文件第17页浏览型号EP3C16U256C6N的Datasheet PDF文件第18页浏览型号EP3C16U256C6N的Datasheet PDF文件第19页浏览型号EP3C16U256C6N的Datasheet PDF文件第20页浏览型号EP3C16U256C6N的Datasheet PDF文件第22页浏览型号EP3C16U256C6N的Datasheet PDF文件第23页浏览型号EP3C16U256C6N的Datasheet PDF文件第24页浏览型号EP3C16U256C6N的Datasheet PDF文件第25页  
Chapter 1: Cyclone III Device Datasheet  
1–21  
Switching Characteristics  
Table 1–29. Cyclone III Devices True LVDS Transmitter Timing Specifications (1)  
C6  
C7, I7  
Min  
C8, A7  
Min  
Symbol  
Modes  
Unit  
Min  
5
Max  
420  
420  
420  
420  
420  
420  
840  
840  
840  
840  
840  
420  
55  
Max  
370  
370  
370  
370  
370  
402.5  
740  
740  
740  
740  
740  
402.5  
55  
Max  
320  
320  
320  
320  
320  
402.5  
640  
640  
640  
640  
640  
402.5  
55  
×10  
×8  
×7  
×4  
×2  
×1  
×10  
×8  
×7  
×4  
×2  
×1  
5
5
5
5
MHz  
MHz  
MHz  
MHz  
MHz  
MHz  
Mbps  
Mbps  
Mbps  
Mbps  
Mbps  
Mbps  
%
5
5
5
5
f
HSCLK (input  
clock frequency)  
5
5
5
5
5
5
5
5
5
100  
80  
70  
40  
20  
10  
45  
100  
80  
70  
40  
20  
10  
45  
100  
80  
70  
40  
20  
10  
45  
HSIODR  
tDUTY  
TCCS  
200  
200  
200  
ps  
Output jitter  
(peak to peak)  
500  
1
500  
1
550  
1
ps  
(2)  
tLOCK  
ms  
Notes to Table 1–29:  
(1) True LVDS transmitter is only supported at the output pin of Row I/O (Banks 1, 2, 5, and 6).  
(2) tLOCK is the time required for the PLL to lock from the end of device configuration.  
Table 1–30. Cyclone III Devices Emulated LVDS Transmitter Timing Specifications (1) (Part 1 of 2)  
C6  
C7, I7  
Min  
C8, A7  
Min  
Symbol  
Modes  
Unit  
Min  
5
Max  
320  
320  
320  
320  
320  
402.5  
640  
640  
640  
640  
640  
402.5  
55  
Max  
320  
320  
320  
320  
320  
402.5  
640  
640  
640  
640  
640  
402.5  
55  
Max  
275  
275  
275  
275  
275  
402.5  
550  
550  
550  
550  
550  
402.5  
55  
×10  
×8  
×7  
×4  
×2  
×1  
×10  
×8  
×7  
×4  
×2  
×1  
5
5
5
5
MHz  
MHz  
MHz  
MHz  
MHz  
MHz  
Mbps  
Mbps  
Mbps  
Mbps  
Mbps  
Mbps  
%
5
5
5
5
f
HSCLK (input  
clock frequency)  
5
5
5
5
5
5
5
5
5
100  
80  
70  
40  
20  
10  
45  
100  
80  
70  
40  
20  
10  
45  
100  
80  
70  
40  
20  
10  
45  
HSIODR  
tDUTY  
TCCS  
200  
200  
200  
ps  
July 2012 Altera Corporation  
Cyclone III Device Handbook  
Volume 2  
 复制成功!