欢迎访问ic37.com |
会员登录 免费注册
发布采购

AV9248F-131 参数 Datasheet PDF下载

AV9248F-131图片预览
型号: AV9248F-131
PDF下载: 下载PDF文件 查看货源
内容描述: 频率发生器和缓冲器集成的赛扬和PII / III ? [Frequency Generator & Integrated Buffers for Celeron & PII/III??]
分类和应用:
文件页数/大小: 16 页 / 499 K
品牌: ICS [ INTEGRATED CIRCUIT SYSTEMS ]
 浏览型号AV9248F-131的Datasheet PDF文件第1页浏览型号AV9248F-131的Datasheet PDF文件第2页浏览型号AV9248F-131的Datasheet PDF文件第3页浏览型号AV9248F-131的Datasheet PDF文件第5页浏览型号AV9248F-131的Datasheet PDF文件第6页浏览型号AV9248F-131的Datasheet PDF文件第7页浏览型号AV9248F-131的Datasheet PDF文件第8页浏览型号AV9248F-131的Datasheet PDF文件第9页  
ICS9248-131
串行配置命令位图
字节0 :功能和频率选择寄存器(默认值= 0 )
描述
位7位2
扩频方法
0,0
+/- 0.25 %中心扩频调制
位7,2
0,1
+/- 0.15 %中心扩频调制
1,0
0至-0.5向下扩频调制
1,1
+/- 0.375 %中心扩频调制
位6位5位4
CPU时钟
PCI
AGP
111
100
33.33
66.67
110
95.25
31.75
63.50
101
83.3
33.30
66.60
第6位: 4
100
97
32.33
64.66
011
91.5
30.50
61.00
010
96.22
32.07
64.15
001
66.67
33.33
66.67
000
60
30.00
60.00
0 - 频率选择由硬件选择,输入锁存
第3位
1 - 频率选择位6 : 4 (上)
0 - 正常
第1位
1 - 扩频启用
0 - 运行
位0
1 - 三态输出全部
PWD
0,0
Note1
001
0
0
0
注: 1 。
默认情况下,在电将成为锁存逻辑输入定义的频率。比特4 ,5,6为默认到001 ,并且如果位
3被写入1,使用位6 : 4,则这些定义应该在相同的写入周期所需的频率。
注意:
PWD =上电缺省
字节1 : CPU ,有效/无效注册
( 1 =允许, 0 =禁用)
第7位
第6位
第5位
4位
第3位
第2位
第1位
位0
针#
-
-
-
40
-
41
43
44
PWD
1
X
X
1
1
1
1
1
描述
(保留)
FS2#
FS1#
SDRAM12 ( ACT / INACT )
(保留)
CPUCLK2 ( ACT / INACT )
CPUCLK1 ( ACT / INACT )
CPUCLK0 ( ACT / INACT )
字节2 : PCI有效/无效注册
( 1 =允许, 0 =禁用)
第7位
第6位
第5位
4位
第3位
第2位
第1位
位0
针#
-
7
-
13
12
11
10
8
PWD
X
1
X
1
1
1
1
1
描述
CPU2.5_3.3#
PCICLK_F ( ACT / INACT )
FS0#
PCICLK4 ( ACT / INACT )
PCICLK3 ( ACT / INACT )
PCICLK2 ( ACT / INACT )
PCICLK1 ( ACT / INACT )
PCICLK0(Act/Inact)
注意事项:
1.非活动是指输出保持低电平,禁止
从切换。
I
2
C是飞利浦公司的商标
注意事项:
1.非活动是指输出保持低电平,禁止
从切换。
4