欢迎访问ic37.com |
会员登录 免费注册
发布采购

AV9248F-131 参数 Datasheet PDF下载

AV9248F-131图片预览
型号: AV9248F-131
PDF下载: 下载PDF文件 查看货源
内容描述: 频率发生器和缓冲器集成的赛扬和PII / III ? [Frequency Generator & Integrated Buffers for Celeron & PII/III??]
分类和应用:
文件页数/大小: 16 页 / 499 K
品牌: ICS [ INTEGRATED CIRCUIT SYSTEMS ]
 浏览型号AV9248F-131的Datasheet PDF文件第1页浏览型号AV9248F-131的Datasheet PDF文件第2页浏览型号AV9248F-131的Datasheet PDF文件第4页浏览型号AV9248F-131的Datasheet PDF文件第5页浏览型号AV9248F-131的Datasheet PDF文件第6页浏览型号AV9248F-131的Datasheet PDF文件第7页浏览型号AV9248F-131的Datasheet PDF文件第8页浏览型号AV9248F-131的Datasheet PDF文件第9页  
ICS9248-131
概述
ICS9248-131
生成所需的高速RISC或CISC微处理器的系统,如英特尔PentiumPro所有时钟
或Cyrix的。八种不同的参考频率相乘的因素是外部选择与平滑的频率转换。
扩频可以通过我启用
2
C语言编程。扩频通常会降低系统的电磁干扰8分贝至10dB 。
这简化了EMI认证,而不诉诸板设计迭代或昂贵的屏蔽。该
ICS9248-131
采用
专有的闭环设计,它严格控制散布在工艺和温度变化的百分比。
串行编程我
2
C接口允许转变职能,停止时钟编程和频率选择。该SDRAM12
输出可以用作一个反馈到一个芯片外的PLL 。
模式引脚 - 电源管理控制输入
模式下,引脚25
(锁存输入)
0
1
PIN码17
CPU_STOP #
(输入)
SDRAM 11
(输出)
18 PIN
PCI_STOP #
(输入)
SDRAM 10
(输出)
20 PIN
AGP_STOP #
(输入)
SDRAM 9
(输出)
引脚21
PD #
(输入)
SDRAM 8
(输出)
电源管理功能
AGP_STOP # CPU_STOP # PCI_STOP #
1
1
1
0
0
1
1
1
1
1
0
1
AGP ,
CPUCLK
输出
停低
运行
运行
运行
PCICLK
(4:0)
运行
运行
停低
运行
PCICLK_F ,
REF , 48MHz的
和SDRAM
运行
运行
运行
运行
水晶
OSC
运行
运行
运行
运行
VCO
运行
运行
运行
运行
AGP
(1:0)
运行
运行
运行
停低
CPU 3.3 # _2.5V缓冲器选择器CPUCLK驱动程序。
CPU3.3#_2.5
输入电平
(锁存的数据)
1
0
缓冲入选
操作时:
2.5V VDD
3.3V VDD
3