欢迎访问ic37.com |
会员登录 免费注册
发布采购

IBM16M32644HGA-8ET 参数 Datasheet PDF下载

IBM16M32644HGA-8ET图片预览
型号: IBM16M32644HGA-8ET
PDF下载: 下载PDF文件 查看货源
内容描述: [DDR DRAM Module, 32MX64, 0.8ns, CMOS, GOLD CONTACTS, DIMM-184]
分类和应用: 动态存储器双倍数据速率内存集成电路
文件页数/大小: 28 页 / 545 K
品牌: IBM [ IBM ]
 浏览型号IBM16M32644HGA-8ET的Datasheet PDF文件第4页浏览型号IBM16M32644HGA-8ET的Datasheet PDF文件第5页浏览型号IBM16M32644HGA-8ET的Datasheet PDF文件第6页浏览型号IBM16M32644HGA-8ET的Datasheet PDF文件第7页浏览型号IBM16M32644HGA-8ET的Datasheet PDF文件第9页浏览型号IBM16M32644HGA-8ET的Datasheet PDF文件第10页浏览型号IBM16M32644HGA-8ET的Datasheet PDF文件第11页浏览型号IBM16M32644HGA-8ET的Datasheet PDF文件第12页  
IBM16M32644HGA
IBM16M64644HGA
IBM16M32734HGA
IBM16M64734HGA
32/64Mx64/72 1 or 2 Bank Registered DDR SDRAM Module
Preliminary
x64 ECC DDR Registered SDRAM DIMM Block Diagram
(2 Banks, x8 DDR SDRAMs)
RS1
RS0
DQS0
DM0
DQ0
DQ1
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
DM
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
S
DQS
DQS4
DM4
DM
I/O 0
I/O 1
I/O 6
I/O 7
I/O 2
I/O 3
I/O 4
I/O 5
S
DQS
DQ32
DQ33
DQ34
DQ35
DQ36
DQ37
DQ38
DQ39
DM
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
S
DQS
D0
D8
D4
DM
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
S
DQS
D12
DQS1
DM1
DQ8
DQ9
DQ10
DQ11
DQ12
DQ13
DQ14
DQ15
DM
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
S
DQS
DQS5
DM5
DM
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
S
DQS
DQ40
DQ41
DQ42
DQ43
DQ44
DQ45
DQ46
DQ47
DM
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
S
DQS
D1
D9
D5
DM
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
S
DQS
D13
DQS2
DM2
DQ16
DQ17
DQ18
DQ19
DQ20
DQ21
DQ22
DQ23
DM
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
S
DQS
DM
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
S
DQS
DQS6
DM6
DQ48
DQ49
DQ50
DQ51
DQ52
DQ53
DQ54
DQ55
DM
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
S
DQS
DM
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
S
DQS
D2
D10
D6
D14
DQS3
DM3
DQ24
DQ25
DQ26
DQ27
DQ28
DQ29
DQ30
DQ31
DM
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
S
DQS
DQS7
DM7
DM
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
S
DQS
DQ56
DQ57
DQ58
DQ59
DQ60
DQ61
DQ62
DQ63
DM
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
S
DQS
D3
D11
D7
DM
I/O 0
I/O 1
I/O 2
I/O 3
I/O 4
I/O 5
I/O 6
I/O 7
S
DQS
D15
Serial PD
CK0, CK0 --------- PLL*
SCL
* Wire per Clock Loading Table/Wiring Diagrams
WP
A0
A1
A2
SA0 SA1 SA2
S0
S1
BA0-BA1
A0-A12
RAS
CAS
CKE0
CKE1
WE
PCK
PCK
R
E
G
I
S
T
E
R
RS0 -> S0 : SDRAMs D0-D7
RS1 -> S1 : SDRAMs D8-D15
RBA0-RBA1 -> BA0-BA1: SDRAMs D0-D15
RA0-RA12 -> A0-A12: SDRAMs D0 - D15
RRAS -> RAS: SDRAMs D0 - D15
RCAS -> CAS: SDRAMs D0 - D15
RCKE0 -> CKE: SDRAMs D0 - D7
RCKE1 -> CKE: SDRAMs D8 - D15
RWE -> WE: SDRAMs D0 - D15
RESET
SDA
V
DDQ
V
DD
VREF
V
SS
V
DDID
D0 - D15
D0 - D15
D0 - D15
D0 - D15
Strap: see Note 4
Notes:
1. DQ-to-I/O
wiring may be changed within a byte.
2. DQ/DQS/DM/CKE/S relationships must be maintained as
shown.
3. DQ/DQS/DM resistors are 22 Ohms.
4. VDDID strap connections (for memory device VDD, VDDQ):
STRAP OUT (OPEN): VDD = VDDQ
STRAP IN (VSS): VDD
VDDQ.
5. RS0 and RS1 alternate between the back and front sides of
the DIMM.
6. Address and control resistors are 22 Ohms.
©IBM Corporation. All rights reserved.
Use is further subject to the provisions at the end of this document.
19L7358.H02502
3/00
Page 8 of 28