欢迎访问ic37.com |
会员登录 免费注册
发布采购

HT1660_06 参数 Datasheet PDF下载

HT1660_06图片预览
型号: HT1660_06
PDF下载: 下载PDF文件 查看货源
内容描述: 96x32 LCD控制器I / O的MCU [96x32 LCD Controller for I/O MCU]
分类和应用: 控制器
文件页数/大小: 19 页 / 191 K
品牌: HOLTEK [ HOLTEK SEMICONDUCTOR INC ]
 浏览型号HT1660_06的Datasheet PDF文件第5页浏览型号HT1660_06的Datasheet PDF文件第6页浏览型号HT1660_06的Datasheet PDF文件第7页浏览型号HT1660_06的Datasheet PDF文件第8页浏览型号HT1660_06的Datasheet PDF文件第10页浏览型号HT1660_06的Datasheet PDF文件第11页浏览型号HT1660_06的Datasheet PDF文件第12页浏览型号HT1660_06的Datasheet PDF文件第13页  
HT1660  
Display Memory - RAM Structure  
The static display RAM is organized into 768´4 bits and stores the display data. The contents of the RAM are directly  
mapped to the contents of the LCD driver. Data in the RAM can be accessed by the READ, WRITE and  
READ-MODIFY-WRITE commands. The following is a mapping from the RAM to the LCD patterns.  
00H  
08H  
10H  
18H  
2E0H  
2E1H  
2E2H  
2E3H  
2E4H  
2E5H  
2E6H  
2E7H  
2E8H  
2F0H  
2F8H  
20H - - - - - - - - - 2D8H  
21H - - - - - - - - - 2D9H  
22H- - - - - - - - - 2DAH  
23H- - - - - - - - - 2DBH  
24H- - - - - - - - - 2DCH  
25H- - - - - - - - - 2DDH  
26H- - - - - - - - - 2DEH  
27H- - - - - - - - - 2DFH  
COM0  
COM1  
COM2  
COM3  
Bit0  
Bit1  
Bit2  
Bit3  
01H  
Bit0  
Bit1  
Bit2  
Bit3  
09H  
Bit0  
Bit1  
Bit2  
Bit3  
11H  
Bit0  
Bit1  
Bit0  
Bit1  
Bit0  
Bit1  
Bit2  
Bit2  
Bit2  
Bit3  
Bit3  
Bit3  
19H  
2E9H  
2F1H  
2F9H  
COM4  
COM5  
COM6  
COM7  
Bit0  
Bit1  
Bit2  
Bit3  
02H  
Bit0  
Bit1  
Bit2  
Bit3  
0AH  
Bit0  
Bit1  
Bit2  
Bit3  
12H  
Bit0  
Bit1  
Bit0  
Bit1  
Bit0  
Bit1  
Bit2  
Bit2  
Bit2  
Bit3  
Bit3  
Bit3  
1AH  
1BH  
1CH  
1DH  
1EH  
1FH  
SEG3  
2EAH  
2F2H  
2FAH  
COM8  
COM9  
COM10  
COM11  
Bit0  
Bit1  
Bit2  
Bit3  
03H  
Bit0  
Bit1  
Bit2  
Bit3  
0BH  
Bit0  
Bit1  
Bit0  
Bit1  
Bit0  
Bit1  
Bit0  
Bit1  
Bit2  
Bit2  
Bit2  
Bit2  
Bit03  
13H  
Bit3  
Bit3  
Bit3  
2EBH  
2F3H  
2FBH  
COM12  
COM13  
COM14  
COM15  
Bit0  
Bit1  
Bit2  
Bit3  
04H  
Bit0  
Bit1  
Bit2  
Bit3  
0CH  
Bit0  
Bit1  
Bit2  
Bit3  
14H  
Bit0  
Bit1  
Bit0  
Bit1  
Bit0  
Bit1  
Bit2  
Bit2  
Bit2  
Bit3  
Bit3  
Bit3  
2ECH  
2F4H  
2FCH  
COM16  
COM17  
COM18  
COM19  
Bit0  
Bit1  
Bit2  
Bit3  
05H  
Bit0  
Bit1  
Bit2  
Bit3  
0DH  
Bit0  
Bit1  
Bit2  
Bit3  
15H  
Bit0  
Bit1  
Bit0  
Bit1  
Bit0  
Bit1  
Bit2  
Bit2  
Bit2  
Bit3  
Bit3  
Bit3  
2EDH  
2F5H  
2FDH  
COM20  
COM21  
COM22  
COM23  
Bit0  
Bit1  
Bit2  
Bit3  
06H  
Bit0  
Bit1  
Bit2  
Bit3  
0EH  
Bit0  
Bit1  
Bit2  
Bit3  
16H  
Bit0  
Bit1  
Bit0  
Bit1  
Bit0  
Bit1  
Bit2  
Bit2  
Bit2  
Bit3  
Bit3  
Bit3  
2EEH  
2F6H  
2FEH  
COM24  
COM25  
COM26  
COM27  
Bit0  
Bit1  
Bit2  
Bit3  
07H  
Bit0  
Bit1  
Bit2  
Bit3  
0FH  
Bit0  
Bit1  
Bit2  
Bit3  
17H  
Bit0  
Bit1  
Bit0  
Bit1  
Bit0  
Bit1  
Bit2  
Bit2  
Bit2  
Bit3  
Bit3  
Bit3  
2EFH  
2F7H  
2FFH  
COM28  
COM29  
COM30  
COM31  
Bit0  
Bit1  
Bit0  
Bit1  
Bit0  
Bit1  
Bit0  
Bit1  
Bit2  
Bit3  
Bit0  
Bit1  
Bit2  
Bit3  
Bit0  
Bit1  
Bit2  
Bit3  
Bit2  
Bit2  
Bit2  
Bit3  
Bit3  
Bit3  
SEG0  
SEG1  
SEG2  
SEG92 SEG93 SEG94 SEG95  
96´32 Selection Mode RAM Mapping Table  
Rev. 1.30  
9
April 13, 2006