示出了用于在应用程序中的MC13202系统的基本框图。与接口
收发器通过4线SPI接口实现和中断请求线。所述媒体访问控制
(MAC) ,驱动程序,以及网络和应用软件(如需要),驻留在主机处理器上。主人
从一个简单的8位设备到一个复杂的32位处理器根据应用可以改变
要求。
MC13202
模拟接收机
数字收发器
控制
逻辑
SPI
和GPIO
微控制器
SPI
定时器
A / D
只读存储器
( FLASH )
内存
RAM仲裁者
IRQ仲裁者
定时器
中央处理器
应用
网
电压
稳压器
上电
管理
缓冲区RAM
苹果
PHY驱动程序
频率
GENERATION
类似物
发射机
图2.系统级框图
4
数据传输模式
该MC13202有两种数据传输模式:
1.数据包模式 - 数据缓存在片内RAM
2.串流模式 - 数据处理文字的字
飞思卡尔802.15.4 MAC软件只支持数据传输的流传输模式。对于专利
应用中,数据包模式可以用来节省MCU资源。
4.1
包结构
示出了MC13202的数据包结构。多达125字节的有效载荷都支持。该
MC13202增加了一个4字节的同步码,帧定界符的一字节的起始( SFD) ,和一个1字节的帧
的数据之前,长度指示符( FLI) 。甲帧校验序列(FCS )被计算并追加到
的数据的末尾。
4个字节
前言
1个字节
SFD
1个字节
FLI
最大125字节
有效载荷数据
2个字节
FCS
图3. MC13202数据包结构
MC13202技术数据,版本1.4
飞思卡尔半导体公司
5