Freescale Semiconductor, Inc.
Table of Contents
8.7.1.2
8.7.2
8.7.2.1
8.7.2.2
External Absolute Reference . . . . . . . . . . . . . . . . . . . . .130
Ratiometric Voltage Readings. . . . . . . . . . . . . . . . . . . . . .131
Internal Ratiometric Reference . . . . . . . . . . . . . . . . . . .131
External Ratiometric Reference . . . . . . . . . . . . . . . . . . .131
8.8
8.8.1
8.8.2
Voltage Comparator Features . . . . . . . . . . . . . . . . . . . . . . . .133
Voltage Comparator 1 . . . . . . . . . . . . . . . . . . . . . . . . . . . .133
Voltage Comparator 2 . . . . . . . . . . . . . . . . . . . . . . . . . . . .134
8.9
Current Source Features . . . . . . . . . . . . . . . . . . . . . . . . . . . .134
8.10 Internal Temperature Sensing Diode Features. . . . . . . . . . . .134
8.11 Sample and Hold . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .134
8.12 Port B Interaction with Analog Inputs . . . . . . . . . . . . . . . . . . .135
8.13 Port B Pins As Inputs . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .135
8.14 Port B Pulldowns . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .136
8.15 Noise Sensitivity . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .136
Section 9. Simple Serial Interface
9.1
9.2
Contents . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .137
Introduction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .137
9.3
SIOP Signal Format . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .139
Serial Clock (SCK) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .139
Serial Data Input (SDI) . . . . . . . . . . . . . . . . . . . . . . . . . . .140
Serial Data Output (SDO) . . . . . . . . . . . . . . . . . . . . . . . . .140
9.3.1
9.3.2
9.3.3
9.4
SIOP Registers. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .141
SIOP Control Register (SCR) . . . . . . . . . . . . . . . . . . . . . .141
SIOP Status Register (SSR) . . . . . . . . . . . . . . . . . . . . . . .144
SIOP Data Register (SDR) . . . . . . . . . . . . . . . . . . . . . . . .145
9.4.1
9.4.2
9.4.3
Section 10. Core Timer
10.1 Contents . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .147
10.2 Introduction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .147
10.3 Core Timer Status and Control Register (CTSCR). . . . . . . . .149
10.4 Core Timer Counter Register (CTCR) . . . . . . . . . . . . . . . . . .151
10.5 COP Watchdog. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .152
MC68HC705JJ7/MC68HC705JP7 — Rev. 3.0
General Release Specification
Table of Contents
For More Information On This Product,
Go to: www.freescale.com