Freescale Semiconductor, Inc.
Ta b le of Conte nts
Section 11. Programmable Timer
11.1 Contents . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .155
11.2 Introduction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .156
11.3 Timer Registers (TMRH and TMRL). . . . . . . . . . . . . . . . . . . .158
11.4 Alternate Counter Registers (ACRH and ACRL) . . . . . . . . . .160
11.5 Input Capture Registers (ICRH and ICRL) . . . . . . . . . . . . . . .162
11.6 Output Compare Registers (OCRH and OCRL). . . . . . . . . . .164
11.7 Timer Control Register (TCR). . . . . . . . . . . . . . . . . . . . . . . . .166
11.8 Timer Status Register (TSR) . . . . . . . . . . . . . . . . . . . . . . . . .168
11.9 Timer Operation During Wait Mode . . . . . . . . . . . . . . . . . . . .169
11.10 Timer Operation During Stop Mode . . . . . . . . . . . . . . . . . . . .169
11.11 Timer Operation During Halt Mode. . . . . . . . . . . . . . . . . . . . .169
Section 12. Personality EPROM
12.1 Contents . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .171
12.2 Introduction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .171
12.3 PEPROM Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .173
12.3.1
12.3.2
PEPROM Bit Select Register (PEBSR). . . . . . . . . . . . . . .173
PEPROM Status and Control Register (PESCR) . . . . . . .174
12.4 PEPROM Programming . . . . . . . . . . . . . . . . . . . . . . . . . . . . .176
12.5 PEPROM Reading . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .176
12.6 PEPROM Erasing. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .177
Section 13. EPROM/OTPROM
13.1 Contents . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .179
13.2 Introduction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .179
13.3 EPROM Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .179
13.3.1
13.3.2
13.3.3
EPROM Programming Register (EPROG) . . . . . . . . . . . .180
Mask Option Register (MOR) . . . . . . . . . . . . . . . . . . . . . .181
EPROM Security Bit (EPMSEC) . . . . . . . . . . . . . . . . . . . .184
13.4 EPROM Programming . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .184
13.4.1
13.4.2
MOR Programming . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .185
EPMSEC Programming. . . . . . . . . . . . . . . . . . . . . . . . . . .186
13.5 EPROM Erasing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .186
General Release Specification
MC68HC705JJ7/MC68HC705JP7 — Rev. 3.0
Table of Contents
For More Information On This Product,
Go to: www.freescale.com