欢迎访问ic37.com |
会员登录 免费注册
发布采购

F25L04UA-100PG 参数 Datasheet PDF下载

F25L04UA-100PG图片预览
型号: F25L04UA-100PG
PDF下载: 下载PDF文件 查看货源
内容描述: 3V只有4兆位串行闪存 [3V Only 4 Mbit Serial Flash Memory]
分类和应用: 闪存存储内存集成电路光电二极管时钟
文件页数/大小: 25 页 / 271 K
品牌: ESMT [ ELITE SEMICONDUCTOR MEMORY TECHNOLOGY INC. ]
 浏览型号F25L04UA-100PG的Datasheet PDF文件第3页浏览型号F25L04UA-100PG的Datasheet PDF文件第4页浏览型号F25L04UA-100PG的Datasheet PDF文件第5页浏览型号F25L04UA-100PG的Datasheet PDF文件第6页浏览型号F25L04UA-100PG的Datasheet PDF文件第8页浏览型号F25L04UA-100PG的Datasheet PDF文件第9页浏览型号F25L04UA-100PG的Datasheet PDF文件第10页浏览型号F25L04UA-100PG的Datasheet PDF文件第11页  
ESMT
说明
指令用于读取,写入(擦除和编程) ,以及
配置F25L04UA 。指令总线周期是8位
对于每一个命令(操作码) ,数据和地址。之前
执行任何字节编程,自动地址递增( AAI )
编程,扇区擦除,块擦除或芯片擦除
说明,写使能( WREN)指令必须是
首先执行。在提供的说明书完整列表
表5.所有的指令都同步掀起了前高后低
CE的过渡。输入将在上升沿接受
F25L04UA
SCK先从最显著位。 CE必须驱动
低的指令之前进入,而且必须被驱动为高电平后,
指令的最后一位被移位(除了读取,
读ID和读状态寄存器指令) 。任何由低到高
在过渡CE ,接收指令的最后一位之前
总线周期,将终止正在执行的指令,并返回
设备到待机模式。
指令命令(操作码) ,地址和数据都是
从最显著位(MSB)的第一输入端。
表5 :设备操作说明
循环型/
手术
1,2
高速阅读
扇区擦除
4,5
芯片擦除
5
5
字节编程
自动地址递增 -
字编程( AAI )
6
读状态寄存器
( RDSR )
启用 - 写状态寄存器
8
( EWSR )
写状态寄存器
( WRSR )
8
写使能(WREN )
11
写禁止(WRDI )
符合JEDEC读ID ( JEDEC -ID )
10
1.
2.
3.
4.
5.
6.
7.
8.
最大
频率
兆赫
33
公交Cycle4
1
S
IN
03H
0BH
20H
60H
02H
AFH
05H
50H
01H
06H
04H
9FH
S
OUT
高阻
高阻
高阻
高阻
高阻
高阻
高阻
高阻
高阻
高阻
高阻
高阻
2
S
IN
A
23
-A
16
A
23
-A
16
A
23
-A
16
-
A
23
-A
16
A
23
-A
16
X
-
数据
-
-
X
S
OUT
高阻
高阻
高阻
-
高阻
高阻
D
OUT
-
高阻
-
8CH
3
S
IN
A
15
-A
8
A
15
-A
8
A
15
-A
8
-
A
15
-A
8
A
15
-A
8
-
-
-
-
X
S
OUT
高阻
高阻
高阻
-
高阻
高阻
7
-
-
-
8CH
4
S
IN
A
7
-A
0
A
7
-A
0
A
7
-A
0
-
A
7
-A
0
A
7
-A
0
-
-
-.
-
X
S
OUT
S
IN
HI- Z X
HI- Z X
高阻
-
-
-
HI- Z数
IN
高阻
7
-
-
-
8CH
D
IN
-
-
-
-
-
5
S
OUT
D
OUT
X
-
-
高阻
高阻
7
-
-
-
-
S
IN
X
6
S
OUT
D
OUT
50
75
100
操作:•
IN
=串行输入,S
OUT
=串行输出
X =虚拟输入周期(V
IL
或V
IH
) ; - =不适用的周期数(周期数是不必要的)
一个总线周期为8个时钟周期。
扇区地址:使用AMS - A12 ,其余地址可V
IL
或V
IH
在此之前的任何字节编程, AAI编程,扇区擦除或芯片擦除操作,写使能( WREN)指令必须是
执行。
继续编程到下一个顺序地址单元中,输入8位的命令, AFH ,随后的数据是
编程。
在读状态寄存器是连续的,持续的时钟周期,直到被终止低到高CE过渡。
启用 - 写状态寄存器( EWSR )指令和写状态寄存器( WRSR )指令必须协同工作
的对方。 WRSR指令必须在EWSR指令,使两者之后(很下一个总线周期)执行
指令有效。
9.符合JEDEC读ID是连续的,要去时钟周期,直到被终止低到高CE过渡。
10.符合JEDEC读ID是输出一个字节8CH为制造商ID ;第二个字节8CH顶级内存类型;第三个字节8CH内存
的能力。
11.写使能( WREN )指令和写状态寄存器( WRSR )指令必须工作在相互配合。
WRSR指令必须在WREN指令,以使这两个指令后,立即(非常下一个总线周期)执行
有效的。无论EWSR和雷恩可以启用WRSR ,用户只需要执行它的一个。一个成功的WRSR可以重置雷恩。
晶豪科科技有限公司
出版日期: 2009年1月
修改:
1.2
7/25