欢迎访问ic37.com |
会员登录 免费注册
发布采购

W320-03H 参数 Datasheet PDF下载

W320-03H图片预览
型号: W320-03H
PDF下载: 下载PDF文件 查看货源
内容描述: 200 - MHz的扩频时钟合成器/驱动器 [200-MHz Spread Spectrum Clock Synthesizer/Driver]
分类和应用: 晶体驱动器时钟发生器微控制器和处理器外围集成电路光电二极管
文件页数/大小: 18 页 / 303 K
品牌: CYPRESS [ CYPRESS SEMICONDUCTOR ]
 浏览型号W320-03H的Datasheet PDF文件第1页浏览型号W320-03H的Datasheet PDF文件第2页浏览型号W320-03H的Datasheet PDF文件第4页浏览型号W320-03H的Datasheet PDF文件第5页浏览型号W320-03H的Datasheet PDF文件第6页浏览型号W320-03H的Datasheet PDF文件第7页浏览型号W320-03H的Datasheet PDF文件第8页浏览型号W320-03H的Datasheet PDF文件第9页  
W320-03
功能表
S2
1
1
1
1
0
0
0
0
MID
MID
MID
MID
S1
0
0
1
1
0
0
1
1
0
0
1
1
0
1
0
1
0
1
0
1
0
1
0
1
S0
[1]
中央处理器
(兆赫)
66兆赫
100兆赫
200兆赫
133兆赫
66兆赫
100兆赫
200兆赫
133兆赫
高阻
TCLK/2
版权所有
版权所有
3V66 [0:1 ] 66BUFF [0: 2 ] / 3 66IN / 3V66_5
(兆赫)
V66 [2: 4]( MHz)的
(兆赫)
66兆赫
66兆赫
66兆赫
66兆赫
66兆赫
66兆赫
66兆赫
66兆赫
高阻
TCLK/4
版权所有
版权所有
66
66
66
66
66兆赫
66兆赫
66兆赫
66兆赫
高阻
TCLK/4
版权所有
版权所有
66 MHz输入
66 MHz输入
66 MHz输入
66 MHz输入
66兆赫
66兆赫
66兆赫
66兆赫
高阻
TCLK/4
版权所有
版权所有
PCI_F / PCI
(兆赫)
66 / 2
66 / 2
66 / 2
66 / 2
33兆赫
33兆赫
33兆赫
33兆赫
高阻
TCLK/8
版权所有
版权所有
REF0(MHz)
USB / DOT
(兆赫)
笔记
2, 3, 4
2, 3, 4
2, 3, 4
2, 3, 4
2, 3, 4
2, 3, 4
2, 3, 4
2, 3, 4
1, 5
6, 7, 8
14.318兆赫48兆赫
14.318兆赫48兆赫
14.318兆赫48兆赫
14.318兆赫48兆赫
14.318兆赫48兆赫
14.318兆赫48兆赫
14.318兆赫48兆赫
14.318兆赫48兆赫
高阻
TCLK
版权所有
版权所有
高阻
TCLK/2
版权所有
版权所有
秋千选择功能
Mult0
0
1
董事会目标
跟踪/术语Z-
60Ω
50Ω
参考R, IREF
=
V
DD
/(3*Rr)
Rr = 221 1%,
IREF = 5.00毫安
Rr = 475 1%,
IREF = 2.32毫安
产量
当前
I
OH
= 4 * IREF
I
OH
= 6 * IREF
V
OH
@ Z
1.0V @ 50
0.7V @ 50
时钟驱动器阻抗
阻抗
缓冲区名
CPU , CPU #
REF
PCI , 3V66 , 66BUFF
USB
DOT
3.135–3.465
3.135–3.465
3.135–3.465
3.135–3.465
V
DD
范围
缓存类型
X1型
类型3
5型
3A型
3B型
20
12
12
12
最低
典型
50
40
30
30
30
60
55
55
55
最大
时钟使能配置
PWR_DWN # CPU_STOP # PCI_STOP #
0
1
1
1
1
X
0
0
1
1
X
0
1
0
1
中央处理器
IREF*2
IREF*2
IREF*2
ON
ON
中央处理器#
FL燕麦
FL燕麦
FL燕麦
ON
ON
3V66
ON
ON
ON
ON
66BUFF
ON
ON
ON
ON
PCI_F
ON
ON
ON
ON
PCI
关闭
ON
关闭
ON
USB / DOT
ON
ON
ON
ON
VCOS /
OSC
关闭
ON
ON
ON
ON
注意事项:
1. TCLK是一个测试时钟驱动在测试模式下XTALIN输入。
2. “正常”的运作模式。
3.范围的基准频率是允许的最小。 = 14.316名义= 14.31818 MHz的最大值= 14.32兆赫。
48 MHz的四频的精度必须是+ 167PPM ,以配合USB默认值。
5.中期被定义为1.0V和1.8V的3级输入功能之间的电压电平。低低于0.8V 。高高于2.0V 。
6. TCLK是一个测试时钟测试模式在驱动上XTAL_IN输入。
7.所需的直流输出阻抗验证。
8.这些模式是使用相同的内部分隔为CPU = 200MHz的模式。唯一的变化是,以减缓内部VCO允许在时钟
裕度。
文件编号: 38-07248牧师* C
第18页3