CY7C68013
图列表
图1-1 。框图....................................................................................................................... 6
图3-1 。内部程序存储器, EA = 0 ........................................... ................................................. 12
图3-2 。外部程序存储器, EA = 1 ........................................... ................................................ 13
图3-3 。端点配置........................................................................................................ 15
图4-1 。 Signals................................................................................................................................. 19
图4-2 。 CY7C68013 128引脚TQFP引脚分配........................................... ............................ 20
图4-3 。 CY7C68013 100引脚TQFP封装引脚分配........................................... ............................ 21
图4-4 。 CY7C68013 56引脚SSOP封装引脚分配........................................... .............................. 22
图4-5 。 CY7C68013 56引脚QFN封装引脚分配........................................... ................................ 23
图9-1 。程序存储器读时序图............................................. ................................ 38
图9-2 。数据存储器读时序图............................................. ...................................... 39
图9-3 。数据存储器写操作时序图............................................. ...................................... 40
图9-4 。 GPIF同步信号时序图............................................. .......................... 41
图9-5 。 Slave FIFO同步读取时序图............................................ .................... 42
图9-6 。 Slave FIFO异步读时序图............................................ .................. 43
图9-7 。 Slave FIFO同步写时序图............................................ .................... 43
图9-8 。 Slave FIFO异步写操作时序图............................................ ................... 44
图9-9 。 Slave FIFO同步数据包结束选通脉冲时序图.......................................... 44
图9-10 。 Slave FIFO异步数据包结束选通脉冲时序图....................................... 45
图9-11 。从FIFO输出使能时序图............................................ .......................... 45
图9-12 。从FIFO地址为标志/数据时序图......................................... ................ 45
图9-13 。 Slave FIFO同步地址时序图............................................ .............. 46
图9-14 。 Slave FIFO异步地址时序图............................................ ............ 46
图11-1 。 56引脚紧缩小型封装O56 .......................................... ........................... 47
图11-2 。 56引脚四方扁平无引脚封装( 8 ×8 MM) LF56 ................................... .......... 47
图11-3 。 100引脚薄型塑料四方扁平封装( 14 × 20 × 1.4毫米) A101 .................................. ....... 48
图11-4 。 128引脚超薄塑料四方扁平封装( 14 × 20 × 1.4毫米) A128 .................................. .... 49
图13-1 。横截面下方的QFN封装的面积........................................ ........ 50
图13-2 。在阻焊层积(白色区域) ......................................... ....................................... 50
图13-3 。装配的X射线图像........................................... .................................................. 51
文件编号: 38-08012牧师* C
第52 4