欢迎访问ic37.com |
会员登录 免费注册
发布采购

CY7C4211-15AC 参数 Datasheet PDF下载

CY7C4211-15AC图片预览
型号: CY7C4211-15AC
PDF下载: 下载PDF文件 查看货源
内容描述: 的64/256 / 512 / 1K / 2K / 4K / 8K ×9同步FIFO的 [64/256/512/1K/2K/4K/8K x 9 Synchronous FIFOs]
分类和应用: 先进先出芯片
文件页数/大小: 18 页 / 412 K
品牌: CYPRESS [ CYPRESS SEMICONDUCTOR ]
 浏览型号CY7C4211-15AC的Datasheet PDF文件第5页浏览型号CY7C4211-15AC的Datasheet PDF文件第6页浏览型号CY7C4211-15AC的Datasheet PDF文件第7页浏览型号CY7C4211-15AC的Datasheet PDF文件第8页浏览型号CY7C4211-15AC的Datasheet PDF文件第10页浏览型号CY7C4211-15AC的Datasheet PDF文件第11页浏览型号CY7C4211-15AC的Datasheet PDF文件第12页浏览型号CY7C4211-15AC的Datasheet PDF文件第13页  
CY7C4421/4201/4211/4221
CY7C4231/4241/4251
开关波形
(续)
读周期时序
t
CLKH
RCLK
t
ENS
REN1,REN2
t
REF
t
REF
EF
t
A
Q
0
–Q
8
t
OLZ
t
OE
OE
t
SKEW1
WCLK
有效数据
t
CKL
t
CLKL
t
ENH
无操作
t
OHZ
WEN1
WEN2
复位时序
t
RS
RS
t
RSS
REN1,
REN2
t
RSS
WEN1
t
RSS
WEN2/LD
t
RSR
t
RSR
t
RSR
t
RSF
EF , PAE
t
RSF
FF , PAF ,
t
RSF
Q
0 -
Q
8
OE=0
注意事项:
14. t
SKEW1
是一个上升RCLK边缘与上升WCLK边缘,以保证FF将在当前时钟周期变为高电平之间的最小时间。如果时间
RCLK的上升沿和WCLK的上升沿之间小于吨
SKEW1
,则FF可以不改变状态,直到下一个WCLK的上升沿。
15. t
SKEW1
是一个上升缘WCLK和RCLK上升边缘,以保证EF将在当前时钟周期变为高电平之间的最小时间。它的时间
WCLK的上升沿和RCLK的上升沿之间小于吨
SKEW1
话的EF可以不改变状态,直到下一RCLK的上升沿。
OE=1
文件编号: 38-06016修订版**
第9页18