欢迎访问ic37.com |
会员登录 免费注册
发布采购

CY37064P100-125AC 参数 Datasheet PDF下载

CY37064P100-125AC图片预览
型号: CY37064P100-125AC
PDF下载: 下载PDF文件 查看货源
内容描述: 5V , 3.3V , ISR ™高性能的CPLD [5V, 3.3V, ISR⑩ High-Performance CPLDs]
分类和应用: 可编程逻辑器件输入元件时钟
文件页数/大小: 62 页 / 1780 K
品牌: CYPRESS [ CYPRESS SEMICONDUCTOR ]
 浏览型号CY37064P100-125AC的Datasheet PDF文件第4页浏览型号CY37064P100-125AC的Datasheet PDF文件第5页浏览型号CY37064P100-125AC的Datasheet PDF文件第6页浏览型号CY37064P100-125AC的Datasheet PDF文件第7页浏览型号CY37064P100-125AC的Datasheet PDF文件第9页浏览型号CY37064P100-125AC的Datasheet PDF文件第10页浏览型号CY37064P100-125AC的Datasheet PDF文件第11页浏览型号CY37064P100-125AC的Datasheet PDF文件第12页  
Ultra37000 CPLD系列
IEEE 1149.1标准的JTAG
该Ultra37000家里有一个IEEE 1149.1 JTAG接口
双方边界扫描和ISR 。
边界扫描
该Ultra37000系列支持旁路,采样/预加载,
EXTEST , IDCODE ,用户代码和边界扫描指令。该
JTAG界面如图
图6 。
指令寄存器
TDI
TDO
企业
企业提供了更多的功能。它提供
无限的时序仿真和源代码级的行为
仿真以及调试器。它具有生成能力
从HDL文本图形HDL块。它甚至可以生成
测试平台。
可用于PC和UNIX平台。某些功能
不在UNIX版本可用。欲了解更多信息
适用于PC,
对于UNIX ,
专业,
赛普拉斯网站的企业数据表
( www.cypress.com ) 。
第三方软件
虽然
是一个完整的CPLD开发工具,其
本身而言,它与几乎所有的第三方EDA工具接口。所有
主要的第三方软件供应商为提供支持
Ultra37000系列器件。参考第三方软件
数据表或联系您当地的销售办事处列表
目前支持的第三方供应商。
程序设计
有可用于Ultra37000 4编程选项
设备。第一种方法是使用一台PC与37000
UltraISR编程电缆和软件。用这种方法,
该Ultra37000设备的ISR的引脚路由到
连接器在印刷电路板的边缘。该37000
UltraISR编程电缆,然后连接之间的
PC与该连接器的并行端口。一个简单的组态
日粮文件指示编程的ISR软件
操作,以在每个所述Ultra37000设备进行
在系统中。在ISR软件将自动完成
所有来完成所需要的必要的数据操作的
的编程,读取,验证,和其它的ISR功能。
对于赛普拉斯ISR接口的更多信息,请参阅
ISR编程套件数据表( CY3700i ) 。
用于编程Ultra37000器件的第二种方法是在
自动测试设备(ATE) 。这是通过完成
由ISR软件创建的文件。检查赛普拉斯网站
最新的ISR软件下载信息。
对于Ultra37000设备的第三编程选项是
利用嵌入式控制器或处理器,其已经
存在于系统中。该Ultra37000 ISR软件助攻
该方法通过将所述装置的JEDEC映射到
包含ISR指令信息ISR串行数据流
和的单元的地址和数据进行编程。
嵌入式控制器然后简单地指示该ISR流
以Ultra37000设备的链条来完成所需的
重新配置或诊断操作。请联系您当地的
销售办事处关于此选项的可用性的信息。
用于编程Ultra37000设备的第四种方法是将
使用当前正在使用相同的程序员
节目F
LASH
370i的设备。
对于所有的引脚排列,电气和时序要求,请参阅
器件的数据手册。对于ISR电缆和软件规格,
参考UltraISR套数据表( CY3700i ) 。
第三方编程
正如开发软件,支持赛普拉斯提供
在各种各样的第三方编程。所有主要的三阶
党的程序员(包括BP微,数据I / O,以及SMS)
支持Ultra37000家庭。
TMS
TCK
JTAG
龙头
调节器
绕过注册。
边界扫描
IDCODE
USERCODE
ISR PROG 。
数据寄存器
图6. JTAG接口
在系统编程( ISR )
在系统重新编程能力相结合
编程或重新编程的板上的设备,并能够
支持设计变更,而不改变系统定时
或器件的引脚。这种组合意味着设计变更
在调试或现场升级不会引起电路板返工。
该Ultra37000系列实现ISR提供了一个JTAG
兼容的接口板上编程,强大的路由
有关引线的灵活性,并为一个简单的时序模型的资源
一致的系统的性能。
开发软件支持
经编是国家的最先进的编译器和完整的CPLD设计
工具。对于设计输入,经提供了IEEE- STD-一千一百六十四分之一千零七十六
VHDL文本编辑器,一个IEEE - STD- 1364的Verilog的文本编辑器,以及
图形化的有限状态机编辑器。它提供了优化
综合和适配用种取代基本电路预
为目标设备进行优化,通过在执行逻辑
未使用的内存和接头之间的完美沟通
和合成。为了方便设计和调试,经
提供图形化的时序仿真和分析。
专业的
专业包含了一些额外的功能。它
提供设计输入,其图形化的额外方法
阻止图编辑器。它允许高达5ms的时序仿真
而不是只有2毫秒。它允许波形对比之前
设计变更后,
文件编号: 38-03007牧师* C
第8页62