CY2291
销刀豆网络gurations
32XOUT
32K
CLKC
VDD
GND
XTALIN
XTALOUT
XBUF
CLKD
CPUCLK
CY2291
20引脚SOIC
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
32XIN
VBATT
SHUTDOWN / OE
S2/SUSPEND
VDD
S1
S0
CLKF
CLKA
CLKB
销摘要
名字
32XOUT
32K
CLKC
V
DD
GND
XTALIN
[1]
XTALOUT
[1, 2]
XBUF
CLKD
CPUCLK
CLKB
CLKA
CLKF
S0
S1
S2/SUSPEND
SHUTDOWN / OE
V
BATT
32XIN
引脚数
1
2
3
4, 16
5
6
7
8
9
10
11
12
13
14
15
17
18
19
20
描述
32.768 kHz晶振的反馈。
32.768 kHz输出(总是积极的,如果V
BATT
是存在的) 。
可配置的时钟输出C.
电源电压。
地面上。
参考晶振输入或外部参考时钟输入。
参考晶体反馈。
缓冲的参考时钟输出。
可配置的时钟输出D.
CPU频率时钟输出。
可配置的时钟输出B.
可配置的时钟输出A.
可配置的时钟输出F.
CPU时钟选择输入,位0 。
CPU时钟选择输入,位1 。
CPU时钟选择输入,位2 (可选)使挂起功能时低。
[3]
放置在输出三态
[4]
条件和关闭芯片时低。或者,只
放置在输出三态
[4]
条件和不低时关闭芯片。
电池供电的32.768 kHz的电路。
32.768 kHz晶振输入。
注意事项:
1.为了达到最佳的精度,使用并行谐振晶体,C
负载
≈
17 pF或者18 pF的。
2.浮法XTALOUT销如果XTALIN由基准时钟驱动(相对于结晶) 。
3.请参考应用笔记“了解CY2291 , CY2292和CY2295 ”的详细信息。
4. CY2291对所有输出(除32K )弱下拉电阻。因此,当三态状态被强制在输出端,输出引脚被拉低。
文件编号: 38-07189修订版**
第14页2