欢迎访问ic37.com |
会员登录 免费注册
发布采购

CY22381FXC 参数 Datasheet PDF下载

CY22381FXC图片预览
型号: CY22381FXC
PDF下载: 下载PDF文件 查看货源
内容描述: 三锁相环通用闪存可编程时钟发生器 [Three-PLL General Purpose FLASH Programmable Clock Generator]
分类和应用: 晶体时钟发生器闪存微控制器和处理器外围集成电路光电二极管
文件页数/大小: 8 页 / 145 K
品牌: CYPRESS [ CYPRESS SEMICONDUCTOR ]
 浏览型号CY22381FXC的Datasheet PDF文件第1页浏览型号CY22381FXC的Datasheet PDF文件第3页浏览型号CY22381FXC的Datasheet PDF文件第4页浏览型号CY22381FXC的Datasheet PDF文件第5页浏览型号CY22381FXC的Datasheet PDF文件第6页浏览型号CY22381FXC的Datasheet PDF文件第7页浏览型号CY22381FXC的Datasheet PDF文件第8页  
CY22381
引脚配置
CY22381
8引脚SOIC
CLKC
GND
XTALIN
XTALOUT
1
2
3
4
8
7
6
5
FS /
暂停
/ OE /
关闭
V
DD
CLKA
CLKB
选择指南
产品型号
CY22381FC
CY22381FI
输出
3
3
输入频率范围
输出频率范围
细节
商业级温度
工业温度
8兆赫 - 30兆赫(外部晶振)高达200 MHz
1兆赫 - 166兆赫(参考时钟)
8兆赫 - 30兆赫(外部晶振)高达166 MHz的
1兆赫 - 150兆赫(参考时钟)
销摘要
名字
CLKC
GND
XTALIN
XTALOUT
CLKB
CLKA
V
DD
FS /暂停/
OE /关机
引脚数
1
2
3
4
5
6
7
8
描述
可配置的时钟输出C
参考晶振输入或外部参考时钟输入
参考晶体反馈(浮动,如果XTALIN是由外部参考时钟驱动)
可配置的时钟输出B
可配置的时钟输出
电源
通用输入。可变频调速,挂起模式控制,输出
启用或全片关机。
通用输入
该CY22381具有输出控制引脚(引脚8 ),可以
进行编程,以控制四个特征之一。
当编程为一个频率选择( FS ) ,输入可以
2任意编程的频率设置之间进行选择。
频率选择可以改变如下;频率
PLL1 , CLKB的输出分频,并输出分频的
CLKA 。任何分隔变化的切换FS输入结果
保证是无故障。
通用输入可以同时控制
挂起功能,在关闭了一组PLL和输出的阻止 -
在编程过程中确定的。
当设定为输出使能( OE )输入力
所有的输出被放置在一个三态状态时为低电平。
当设定为关闭时,输入力的完整芯片
关断模式下低的时候。
晶振输入
输入晶体振荡器是本装置的一个重要特征
由于其灵活性和性能特点。
振荡器的反相器具有可编程驱动强度。这
允许与来自不同晶体的最大兼容性
厂家,工艺,表演,和素质。
输入负载电容被放置在模头,以减少外部
元件成本。这些电容是真正的平行板
电容超线性性能。这些被选择
降低时发生的非线性负载的频移
第2页8
手术
该CY22381是升级现有CY2081 。新
设备具有更宽的频率范围内,具有更大的灵活性,
提高了性能,并集成了许多功能,
降低灵敏度PLL与外部系统的问题。
该装置具有三个锁相环,使每个输出操作
在一个独立的频率。这三个都是锁相环
完全可编程的。
配置PLL
PLL1产生一个频率​​等于所述参考
通过一个11位由一个8位的除法器(Q)除以和乘以
分频器的PLL电路的反馈环路(P)的。 PLL1的输出被送到
在交叉点开关。 PLL1的频率可以任选
通过使用外部CMOS通用被改变
输入。请参阅“通用输入”以下部分
更多的细节。
PLL2产生一个频率​​等于所述参考
通过一个11位由一个8位的除法器(Q)除以和乘以
分频器的PLL电路的反馈环路(P)的。 PLL2的输出被送到
在交叉点开关。
PLL3产生一个频率​​等于所述参考
通过一个11位由一个8位的除法器(Q)除以和乘以
分频器的PLL电路的反馈环路(P)的。 PLL3的输出被送到
到交叉点开关。
文件编号: 38-07012牧师* D