欢迎访问ic37.com |
会员登录 免费注册
发布采购

SPT7760 参数 Datasheet PDF下载

SPT7760图片预览
型号: SPT7760
PDF下载: 下载PDF文件 查看货源
内容描述: 8位, 1 GSPS时,Flash A / D转换器 [8-BIT, 1 GSPS, FLASH A/D CONVERTER]
分类和应用: 转换器
文件页数/大小: 8 页 / 199 K
品牌: CADEKA [ CADEKA MICROCIRCUITS LLC. ]
 浏览型号SPT7760的Datasheet PDF文件第1页浏览型号SPT7760的Datasheet PDF文件第2页浏览型号SPT7760的Datasheet PDF文件第3页浏览型号SPT7760的Datasheet PDF文件第4页浏览型号SPT7760的Datasheet PDF文件第5页浏览型号SPT7760的Datasheet PDF文件第7页浏览型号SPT7760的Datasheet PDF文件第8页  
手术
该SPT7760有256前置放大器/比较器对其中
分别提供有从V的电压
RT
到V
RB
同样由电阻阶梯所示的块dia-
克。该电压被施加到每个的正输入端
前置放大器/比较器对。模拟输入电压AP-
合股在V
IN
连接到每个的负输入端
前置放大器/比较器对。比较然后
通过每个人的个性化时钟缓冲器提供时钟。当
CLK引脚处于低状态时,船长或输入级
与比较器的模拟输入电压进行比较的
各自的参考电压。当CLK引脚的变化
从低到高的比较器锁存的状态
图2 - 时序图
之前,在SE-时钟转换和输出逻辑代码
从上面的比较,最接近于V quence
RT
(0 V),
下来的点的输入信号的幅度
变化的迹象(温度计码) 。每个输出
比较器然后登记到4个64对6位decod-
器时,在CLK从高变到低。在输出
放的解码器是一组四个7位锁存器这是
启用( “跟踪” )时,时钟的变化,从高分到低分。
从这里,锁存器的输出被编码成6个LSB
从4列和第4列被编码成2个MSB 。
最后, 8 ECL输出锁存器和缓冲器被用来驱动
外部负载。该转换需要一个时钟周期
从输入到数据输出端。
N
V
IN
N+1
N+2
2.0纳秒
N+3
N+4
N+5
N+6
CLK
CLK
DRA
DRA
数据银行A
N-2
1.4纳秒
典型值
1.75纳秒
典型值
1.75纳秒
典型值
N
N+2
N+4
DRB
DRB
数据B银行
N-1
1.4纳秒
典型值
N+1
N+3
6
SPT7760
2002年10月