欢迎访问ic37.com |
会员登录 免费注册
发布采购

5962-8984115LA 参数 Datasheet PDF下载

5962-8984115LA图片预览
型号: 5962-8984115LA
PDF下载: 下载PDF文件 查看货源
内容描述: 高性能的电可擦除可编程逻辑器件 [High-performance Electrically Erasable Programmable Logic Device]
分类和应用: 可编程逻辑器件
文件页数/大小: 22 页 / 1912 K
品牌: ATMEL [ ATMEL CORPORATION ]
 浏览型号5962-8984115LA的Datasheet PDF文件第5页浏览型号5962-8984115LA的Datasheet PDF文件第6页浏览型号5962-8984115LA的Datasheet PDF文件第7页浏览型号5962-8984115LA的Datasheet PDF文件第8页浏览型号5962-8984115LA的Datasheet PDF文件第10页浏览型号5962-8984115LA的Datasheet PDF文件第11页浏览型号5962-8984115LA的Datasheet PDF文件第12页浏览型号5962-8984115LA的Datasheet PDF文件第13页  
爱特梅尔ATF22V10C ( Q)
9.
掉电模式
爱特梅尔
®
ATF22V10C包括一个可选引脚控制的关断功能。当启用该模式下,
PD引脚用作掉电引脚(引脚4上的DIP / SOIC封装和引脚5上的PLCC封装) 。当
PD引脚为高电平时,器件的电源电流降至小于100mA 。在掉电模式下,所有的输出数据和
内部逻辑状态被锁存,并举行。因此,所有的注册和组合输出数据仍然有效。任何
这是处于不确定的状态,在掉电发病输出将保持在相同的状态。中
掉电,除了掉电引脚的所有输入信号被阻断。输入和I / O锁存器保持保持活跃,以
确保引脚不浮动不确定的水平,进一步降低了系统功耗。掉电引脚功能是
在逻辑设计文件中启用。使用掉电引脚设计,不得使用PD引脚的逻辑阵列的输入。
然而,所有其他PD引脚宏蜂窝资源仍然可以使用,包括掩埋反馈和折返
乘积项阵列输入。
PD引脚配置由设计文件控制,并显示为JEDEC文件的单独的保险丝位。当
掉电功能,在设计文件中没有指定,则IN / PD引脚将被配置为普通逻辑输入。
注意:
一些程序员列出22V10 JEDEC兼容22V10C (没有使用PD)分别从非22V10 JEDEC
兼容22V10CEX (与PD使用)
10.
编译器模式选择
表10-1 。
编译器模式选择
PAL模式
( 5828保险丝)
Synario
WINCUPL
注意:
ATF22V10C ( DIP )
ATF22V10C ( PLCC )
P22V10
P22V10LCC
GAL模式
( 5892保险丝)
ATTF22V10C DIP ( UES )
ATF22C10C PLCC ( UES )
G22V10
G22V10LCC
掉电模式
( 5893保险丝)
ATF22V10C DIP ( PWD )
ATF22V10C PLCC ( PWD )
G22V10CP
G22V10CPLCC
1.这些设备类型将创建一个当爱特梅尔ATF22V10C设备将使编程的JEDEC文件
省电模式功能。所有其它类型的设备已经在功能禁用
9
0735U–PLD–7/10