第4章:热插拔和上电复位MAX II器件
MAX II器件热插拔功能的实现
4–3
1
确保V
CCINT
在建议的操作范围,即使在
SRAM下载完成。
每个I / O和时钟引脚所示的电路
图4-1 。
热插拔电路框图MAX II器件
电源
RESET
MONITOR
V
CCIO
弱
引体向上
电阻器
OUTPUT ENABLE
PAD
电压
公差
控制
热门插座
输入缓冲器
以逻辑阵列
POR电路监视V
CCINT
和V
CCIO
电压等级,并保持I / O引脚均为三态
直到设备已经完成了闪速存储器的SRAM的逻辑的结构。该
弱上拉电阻( R)的I / O引脚到V
CCIO
下载期间启用
保持I / O引脚浮动。 3.3 -V容限控制电路允许I / O
引脚由3.3 V V前驱动
CCIO
和/或V的
CCINT
是供电,并且防止了
我从驶出时,该设备是不能完全供电或操作/ O引脚。该
热插座电路防止I / O引脚的内部供电V
CCIO
和V
CCINT
当
由外部信号驱动,然后该设备的电源。
f
信息约5.0 -V容限,请参考
在章
MAX II器件手册。
展示了MAX II器件的I / O缓冲区的晶体管级的横截面。
这种设计保证了输出缓冲器不开车当V
CCIO
通电前,
V
CCINT
或者,如果在I / O焊盘电压为比V更高
CCIO
。这也适用于突然
热插入过程中的电压尖峰。在V
PAD
漏电流充电3.3 -V
容错电路的电容。