2–28
第2章: MAX II架构
I / O结构
图2-23 。
MAX II I / O组的EPM1270和EPM2210
I / O组2
所有的I / O支持银行
■
3.3 -V LVTTL / LVCMOS
■
2.5 -V LVTTL / LVCMOS
■
1.8 -V LVTTL / LVCMOS
■
1.5 -V LVCMOS
I / O库1
还支持
3.3 -V PCI
I / O标准
I / O组3
I / O块4
注释
(1)
是硅晶片的顶视图。
(2)
仅仅是一个图形表示。请参考引脚列表和Quartus II软件,用于精确的引脚位置。
每个I / O组有专用V
CCIO
引脚,确定电压标准支持
在那家银行。单一设备可以支持1.5 V, 1.8 V, 2.5 V和3.3 V接口;每
个别银行可以支持不同的标准。每个I / O插槽可支持
多个标准具有相同V
CCIO
对于输入和输出引脚。例如,当
V
CCIO
是3.3 V ,银行3可以支持LVTTL , LVCMOS和3.3 -V PCI 。 V
CCIO
这两个权力
输入和输出缓冲器的MAX II器件。
JTAG管脚的MAX II器件是专用引脚,不能作为常规
I / O引脚。引脚
TMS , TDI , TDO ,
和
TCK
支持中所示的所有I / O标准
除了PCI 。这些引脚位于行1对所有MAX II
设备和它们的I / O标准支持由V控制
CCIO
设置银行1 。
PCI法规遵从
在MAX II EPM1270和EPM2210器件均符合PCI应用,
以及所有3.3 V电源规范中
PCI本地总线规范2.2修订版。
这些器件也大到足以支持PCI知识产权( IP)内核。
表明符合PCI时序MAX II器件的速度等级
特定连接的阳离子。