欢迎访问ic37.com |
会员登录 免费注册
发布采购

EPC16QC100N 参数 Datasheet PDF下载

EPC16QC100N图片预览
型号: EPC16QC100N
PDF下载: 下载PDF文件 查看货源
内容描述: [暂无描述]
分类和应用: 内存集成电路PC时钟
文件页数/大小: 36 页 / 387 K
品牌: ALTERA [ ALTERA CORPORATION ]
 浏览型号EPC16QC100N的Datasheet PDF文件第2页浏览型号EPC16QC100N的Datasheet PDF文件第3页浏览型号EPC16QC100N的Datasheet PDF文件第4页浏览型号EPC16QC100N的Datasheet PDF文件第5页浏览型号EPC16QC100N的Datasheet PDF文件第7页浏览型号EPC16QC100N的Datasheet PDF文件第8页浏览型号EPC16QC100N的Datasheet PDF文件第9页浏览型号EPC16QC100N的Datasheet PDF文件第10页  
功能说明
f
有关使用这些计划来配置的详细信息,请
Altera的FPGA ,是指在适当的FPGA系列章
配置手册。
CON组fi guration信号
列出了增强的配置信号连接
配置设备和Altera的FPGA。
表2-3 。配置信号
增强
CON组fi guration
设备PIN
数据[ ]
Altera公司
FPGA引脚
数据[ ]
描述
从配置数据传输
配置设备连接到FPGA中,可以使用锁
上的上升沿
DCLK 。
使用所产生的时钟配置装置
FPGA来锁存所提供的配置数据
数据[ ]
销。
从配置器件的漏极开路输出
是,用于使用以引发FPGA的重新配置
在启动配置( INIT_CONF ) JTAG
指令。是不是需要这样的连接,如果
INIT_CONF
JTAG指令是不需要的。如果
n
INIT_CONF
未连接到
送到nCONFIG ,
送到nCONFIG
必须连接到V
CC
直接或
通过一个上拉电阻。
漏极开路双向配置状态
信号,该信号在驱动为低电平任何设备
POR和配置过程中发出错误信号。
低脉冲上
OE
重置增强
配置设备控制器。
DCLK
DCLK
nINIT_CONF
送到nCONFIG
OE
的nSTATUS
NCS
CONF_DONE
由驱动配置完成输出信号
FPGA 。
2–6
配置手册,第2卷
Altera公司。
2005年8月