欢迎访问ic37.com |
会员登录 免费注册
发布采购

EPC1441PC8 参数 Datasheet PDF下载

EPC1441PC8图片预览
型号: EPC1441PC8
PDF下载: 下载PDF文件 查看货源
内容描述: 配置设备以SRAM为基础的 [Configuration Devices for SRAM-Based]
分类和应用: 存储内存集成电路静态存储器光电二极管LTE可编程只读存储器OTP只读存储器电动程控只读存储器电可擦编程只读存储器时钟
文件页数/大小: 26 页 / 386 K
品牌: ALTERA [ ALTERA CORPORATION ]
 浏览型号EPC1441PC8的Datasheet PDF文件第5页浏览型号EPC1441PC8的Datasheet PDF文件第6页浏览型号EPC1441PC8的Datasheet PDF文件第7页浏览型号EPC1441PC8的Datasheet PDF文件第8页浏览型号EPC1441PC8的Datasheet PDF文件第10页浏览型号EPC1441PC8的Datasheet PDF文件第11页浏览型号EPC1441PC8的Datasheet PDF文件第12页浏览型号EPC1441PC8的Datasheet PDF文件第13页  
电源和操作
第9页
配置位被送到了
CONF_DONE
引脚,以达到较高的状态。在这种情况下,该
配置设备的拉
OE
引脚为低电平,从而驱动所述目标设备的
的nSTATUS
引脚为低电平。如果配置自动重新启动
自动重启
对错误配置
选项开启从Quartus II软件
一般
的标签
设备&引脚选项
对话框或MAX + PLUS II软件的
全球工程设备选项
对话框(指定菜单) 。
f
有关FPGA配置和配置界面的更多信息
配置器件和Altera的FPGA之间的连接,请参阅
在相应的器件手册配置章节。
电源和操作
本节描述了上电复位(POR)的延迟,错误检测,以及3.3 -V和
Altera公司的设备配置5.0 -V操作。
上电复位
在初始上电,上电复位延迟时,允许的电压电平稳定。
当一个EPC1 , EPC2 ,或EPC1441器件的POR延迟配置FPGA
发生在配置装置内并在POR延迟最大为200毫秒。
当一个EPC1213 , EPC1064 ,或EPC1064V配置FLEX 8000器件
器,上电复位延时发生在FLEX 8000器件内部的POR延迟
通常为100毫秒,最大为200毫秒。
在上电复位,配置设备驱动其
OE
引脚为低电平。这种低信号延迟
配置,因为
OE
销被连接到目标FPGA的
的nSTATUS
引脚。当
配置设备完成上电复位时,它释放的漏极开路
OE
销,这是
然后拉高通过一个上拉电阻器。
1
您应该启动FPGA配置器件退出POR ,以避免前
配置主设备进入从模式。
如果FPGA尚未通电的配置器件退出POR ,前
CONF_DONE / NCS
线是因为,上拉电阻的高。当配置
器件退出POR释放
OE ,
它认为
NCS
高,该信号的结构
设备进入从模式。因此,配置将不会开始,因为
数据
输出三态,
DCLK
在从模式下的输入引脚。
错误检测电路
该EPC1 , EPC2和EPC1441器件配置有内置的错误检测
配置ACEX 1K , APEX 20K , APEX II电路的Arria GX ,旋风,
的Cyclone II , FLEX 10K , FLEX 6000 ,水星,的Stratix ,的Stratix GX ,的Stratix II ,或
Stratix II GX器件。
内置的错误检测电路使用的
NCS
的结构装置中,销
监控
CONF_DONE
引脚上的FPGA 。如果
NCS
引脚上的EPC1或EPC2主
设备驱动为高电平所有的配置数据被传输前, EPC1或EPC2
主设备驱动其
OE
信号低,进而驱动FPGA的
的nSTATUS
低,表明配置错误。另外,如果配置设备
产生它的数据,并检测该
CONF_DONE
脚也没有走很高,它承认
2012年1月
Altera公司。
配置设备的基于SRAM LUT设备