欢迎访问ic37.com |
会员登录 免费注册
发布采购

HDMP-0482 参数 Datasheet PDF下载

HDMP-0482图片预览
型号: HDMP-0482
PDF下载: 下载PDF文件 查看货源
内容描述: 八细胞端口旁路电路的CDR和数据有效检测 [Octal Cell Port Bypass Circuit with CDR and Data Valid Detection]
分类和应用: 电信集成电路电信电路异步传输模式ATM
文件页数/大小: 12 页 / 146 K
品牌: AGILENT [ AGILENT TECHNOLOGIES, LTD. ]
 浏览型号HDMP-0482的Datasheet PDF文件第2页浏览型号HDMP-0482的Datasheet PDF文件第3页浏览型号HDMP-0482的Datasheet PDF文件第4页浏览型号HDMP-0482的Datasheet PDF文件第5页浏览型号HDMP-0482的Datasheet PDF文件第7页浏览型号HDMP-0482的Datasheet PDF文件第8页浏览型号HDMP-0482的Datasheet PDF文件第9页浏览型号HDMP-0482的Datasheet PDF文件第10页  
表3.引脚定义为HDMP - 0482 。
引脚名称
TO_NODE[0]+
TO_NODE[0]-
TO_NODE[1]+
TO_NODE[1]-
TO_NODE[2]+
TO_NODE[2]-
TO_NODE[3]+
TO_NODE[3]-
TO_NODE[4]+
TO_NODE[4]-
TO_NODE[5]+
TO_NODE[5]-
TO_NODE[6]+
TO_NODE[6]-
TO_NODE[7]+
TO_NODE[7]-
FM_NODE[0]+
FM_NODE[0]-
FM_NODE[1]+
FM_NODE[1]-
FM_NODE[2]+
FM_NODE[2]-
FM_NODE[3]+
FM_NODE[3]-
FM_NODE[4]+
FM_NODE[4]-
FM_NODE[5]+
FM_NODE[5]-
FM_NODE[6]+
FM_NODE[6]-
FM_NODE[7]+
FM_NODE[7]-
BYPASS[0]-
BYPASS[1]-
BYPASS[2]-
BYPASS[3]-
BYPASS[4]-
BYPASS[5]-
BYPASS[6]-
BYPASS[7]-
REFCLK
CPLL1
CPLL0
FM_NODE[7]_AV
20
19
23
22
32
31
35
34
44
43
47
46
57
56
60
59
16
15
26
25
29
28
38
37
41
40
51
50
54
53
63
62
13
24
30
36
42
49
55
1
2
10
11
14
PIN TYPE
HS_OUT
引脚说明
串行数据输出:
高速输出到硬盘驱动器或电缆输入。
HS_IN
串行数据输入:
高速输入从一个硬盘驱动器或从一个电缆输出。
I- LVTTL
旁路输入:
通过a1kΩ电阻到GND - 对于“盘绕过”模式,连接BYPASS [N ] 。
对于“磁盘循环”模式,浮高。
I- LVTTL
C
O型LVTTL
参考时钟:
使用频率采集的用户提供参考时钟
时钟和数据恢复( CDR )电路。
环路滤波电容:
环路滤波电容的内部时钟和数据恢复( CDR )电路
必须穿过CPLL1和CPLL0销来连接。推荐值为0.1
µF.
振幅有效:
表示接受的信号振幅上的FM_NODE [7] ±输入。
如果( FM_NODE 〔 7 〕+ - FM_NODE [7] - ) > = 400毫伏峰对峰, FM_NODE [7] _AV = 1
如果为400mV > ( FM_NODE 〔 7 〕+ - FM_NODE [7] - ) > 100毫伏, FM_NODE [7] _AV =不可预知的
如果为100mV > = ( FM_NODE 〔 7 〕+ - FM_NODE [7] - ) ,
FM_NODE [7] _AV = 0
数据有效:
表明有效的光纤通道数据的FM_NODE [ 0 ] ±输入高电平时。指示
无论是运行长度违规错误或没有检测到低时,用逗号。
参考时钟模式:
要配置一二十率的参考时钟,连接到RFCM
通过一个1kΩ电阻接地。要配置十分之一速率参考时钟,浮RFCM高。
有效的数据检测模式:
为了让数据有效的检测,漂浮MODE_VDD高。要配置芯片
“ CDR的任何地方”的能力,连MODE_VDD至GND通过一个1kΩ电阻。
框架中选择:
要配置数据的单帧操作有效和无效幅度
检测电路,通过一个1K的电阻FSEL连接到GND 。要配置多帧( 4帧)
数据有效和振幅有效检测电路的操作中,浮FSEL高电平。
FM_NODE[0]_DV
RFCM
MODE_VDD
FSEL
4
3
7
12
O型LVTTL
I- LVTTL
I_LVTTL
I_LVTTL
表3是接下页。
6