欢迎访问ic37.com |
会员登录 免费注册
发布采购

HCPL-7100 参数 Datasheet PDF下载

HCPL-7100图片预览
型号: HCPL-7100
PDF下载: 下载PDF文件 查看货源
内容描述: 高速CMOS光电耦合器 [High Speed CMOS Optocouplers]
分类和应用: 光电
文件页数/大小: 14 页 / 227 K
品牌: AGILENT [ AGILENT TECHNOLOGIES, LTD. ]
 浏览型号HCPL-7100的Datasheet PDF文件第6页浏览型号HCPL-7100的Datasheet PDF文件第7页浏览型号HCPL-7100的Datasheet PDF文件第8页浏览型号HCPL-7100的Datasheet PDF文件第9页浏览型号HCPL-7100的Datasheet PDF文件第10页浏览型号HCPL-7100的Datasheet PDF文件第11页浏览型号HCPL-7100的Datasheet PDF文件第12页浏览型号HCPL-7100的Datasheet PDF文件第13页  
HCPL-7100/7101
应用信息
本HCPL -七千一百零一分之七千一百是
使用极为方便。因为
光电耦合器采用高速
CMOS集成电路技术,则输入
和输出是完全兼容的
所有的+ 5V TTL和CMOS
逻辑。 TTL或CMOS逻辑可以
直接连接到输入端
和输出;没有外部接口
电路是必需的。
如图1所示,仅
所需的外部元件
正确的操作是两个陶瓷
旁路电容。电容
值应为0.01之间
µF
和0.1
µF.
对于每一个电容,
双方之间的走线总长
所述电容器和所述的端部
电源引脚不应
超过20毫米。图2
说明推荐
印刷电路板布局
该HCPL -七千一百零一分之七千一百。
值。 PWD定义为
吨之间的区别
PLH
和T
PHL
而且往往决定了马克西 -
一个妈妈的数据率能力
传输系统。 PWD可
除以百分比表示
该PWD (单位:ns )由最小
脉冲宽度( NS )是
传输。通常情况下,在PWD
的20-30 %的数量级
最小脉冲宽度是可以容忍的;
确切的数字要看
特定应用( RS232 ,
422 ,T-1 ,等等)。
传播延迟偏斜,T
PSK
,是
一个重要的参数,以CON组
代尔并行数据应用
其中同步信号
在并行数据线是一个问题。
如果该并行数据被发送
通过一组光电耦合器,
在传播延迟的差异
会导致数据在到达
光耦的输出
不同的时间。如果这种差异
在传播延迟大
够了,它将确定
最大速率并行
数据可以通过发送
光电耦合器。
传播延迟偏斜定义
作为之间的区别
最小和最大propaga-
化延迟,要么吨
PLH
或T
PHL
任何给定组的光电耦合器
这是根据经营
相同的条件(即,相同的
供电电压,输出负载,并
操作温度) 。由于illus-
trated在图10中,如果输入
一组光耦合器的是
开关ON或OFF的
同时,叔
PSK
区别
最短传播之间
延迟,要么吨
PLH
或T
PHL
最长传播延迟,或者
t
PLH
或T
PHL
.
如前所述,T
PSK
可以
确定最大并行
数据传输速率。图11
是典型的时序图
与两个并行数据应用
时钟和数据线被
通过光电耦合器发送。该
图中显示的数据和时钟
在输入和输出信号
的光耦合器。为了获得
最大数据传输率,
该时钟信号的两个边沿都
是用于时钟数据;如果
只有一个边缘被使用,该
时钟信号将需要
快两倍。
传播延迟偏斜表象
货物内的,其中的不确定性
边缘可能会被发送后
通过光电耦合器。身材
图11示出,将有
在这两个数据的不确定性和
时钟线。重要的是
这种不确定性这两个领域
不重叠,否则时钟
信号可能之前所有的到达
数据输出定居,或
一些数据输出可
开始时钟前更改
信号已经来临。从这些
考虑,绝对
最小脉冲宽度,可以是
通过在光电耦合器发送
并行应用程序是两次t
PSK
. A
谨慎的设计应该使用
稍长的脉冲宽度,以
确保任何额外
在该休息的不确定性
电路不引起问题。
本HCPL- 7101光电耦合器报价
有保障的优势
规格为传播
延迟,脉宽失真和
在传播延迟歪斜
推荐的温度,
电源范围。
传播延迟,脉冲整
宽度失真,并
传播延迟偏斜
传播延迟的数字
优点介绍如何
很快的逻辑信号传播
通过一个系统。该propaga-
化延迟,从低到高(T
PLH
)
需要的时间量
输入信号传播到
的输出,使输出
改变从低到高。
类似地,传播延迟
从高分到低分(T
PHL
)是
所需的时间量
输入信号传播到
输出,使输出
由高向低变化(见
图7)。
脉冲宽度失真( PWD )
结果当T
PLH
和T
PHL
不同之处
1-415