欢迎访问ic37.com |
会员登录 免费注册
发布采购

ADV7127KRU50 参数 Datasheet PDF下载

ADV7127KRU50图片预览
型号: ADV7127KRU50
PDF下载: 下载PDF文件 查看货源
内容描述: CMOS , 240 MHz的10位高速视频DAC [CMOS, 240 MHz 10-Bit High Speed Video DAC]
分类和应用:
文件页数/大小: 16 页 / 310 K
品牌: AD [ ANALOG DEVICES ]
 浏览型号ADV7127KRU50的Datasheet PDF文件第2页浏览型号ADV7127KRU50的Datasheet PDF文件第3页浏览型号ADV7127KRU50的Datasheet PDF文件第4页浏览型号ADV7127KRU50的Datasheet PDF文件第5页浏览型号ADV7127KRU50的Datasheet PDF文件第7页浏览型号ADV7127KRU50的Datasheet PDF文件第8页浏览型号ADV7127KRU50的Datasheet PDF文件第9页浏览型号ADV7127KRU50的Datasheet PDF文件第10页  
ADV7127–SPECIFICATIONS
5 V / 3.3 V动态规范
参数
DAC性能
毛刺脉冲
2, 3
数据穿心
2, 3
时钟馈通
2, 3
(V
AA
= (3 V–5.25 V)
1
, V
REF
= 1.235 V ,R
SET
= 560 , C
L
= 10 pF的。所有规格
为T
A
= +25 C除非另有说明,T
j max的情况
= 110 C)
典型值
10
22
33
最大
单位
PVS
dB
dB
笔记
1
这些最大/最小规格是由特性保证。
2
TTL输入值是0伏, 3伏与输入上升/下降时间
≤3
纳秒,测定在10%和90 %的点。定时基准点,在输入和输出的50%。
3
时钟和数据馈通过冲和下冲的数字输入量的函数。毛刺脉冲包括时钟和数据馈通。
特定网络阳离子如有更改,恕不另行通知。
5 V时序规范
参数
模拟输出
模拟输出延迟,T
6
模拟输出上升/下降时间,t
74
模拟量输出转换时间,t
85
模拟输出偏斜,T
96
时钟控制
f
CLK7
f
CLK7
f
CLK7
数据和控制设置,T
1
数据和控制保持,T
2
时钟脉宽高,T
4
时钟脉冲宽度低吨
5
时钟脉冲宽度高t
4
时钟脉冲宽度低吨
5
时钟脉冲宽度高t
4
时钟脉冲宽度低吨
5
流水线延迟,T
PD6
PSAVE截至时间,t
10 6
PDOWN截至时间,t
118
1
(V
AA
= +5 V
5%
2
, V
REF
= 1.235 V ,R
SET
= 560
除非另有说明,T
j max的情况
= 110 C)
典型值
5.5
1.0
15
1
0.5
0.5
0.5
1.5
2.5
1.875
1.875
2.85
2.85
8.0
8.0
1.0
最大
, C
L
= 10 pF的。所有规格牛逼
给T
最多3
单位
ns
ns
ns
ns
兆赫
兆赫
兆赫
ns
ns
ns
ns
ns
ns
ns
ns
时钟周期
ns
ns
50兆赫级
140兆赫级
240兆赫级
条件
2
50
140
240
1.1
1.25
f
最大
= 240兆赫
f
最大
= 240兆赫
f
最大
= 140兆赫
f
最大
= 140兆赫
f
最大
= 50 MHz的
f
最大
= 50 MHz的
1.0
2
320
1.0
10
笔记
1
时序规格为3.0 V输入电平测量(V
IH
)和0 V (V
IL
) 0为5 V和3.3 V电源。
2
这些最大和最小规格都保证在这个范围内。
3
温度范围:T已
给T
最大
: -40 ° C至+ 85°C ,在50 MHz和140 MHz时, 0 ° C至+ 70°C在240兆赫。
4
上升时间是从10%到90 %点处的零到满量程转换测得,从满量程转换的90 %到10%点下降时间。
5
从测量的满量程转换的50%点的最终值2 % 。
6
通过特性保证。
7
f
CLK
在这里指定的特性都保证125 MHz和5 V.限制最大规格的生产测试。
8
这掉电功能仅适用于在TSSOP封装的ADV7127 。
特定网络阳离子如有更改,恕不另行通知。
–6–
第0版