ADuC812
建筑,主要特点
7FH
该ADuC812的是一款高度集成,真正的12位数据采集
化系统。在它的核心, ADuC812的结合了高
高性能的8位( 8052兼容) MCU具有片
可重新编程的非易失性闪存程序存储器控制 -
林志玲多通道( 8个输入通道)的12位ADC 。
该芯片集成了所有辅助功能,全面支持
可编程数据采集核心。这些二级
功能包括用户闪存,看门狗定时器
( WDT ) ,电源监视器( PSM ) ,以及各种业界
标准并行和串行接口。
程序存储空间
只读
FFFFH
外
节目
内存
空间
2FH
银行
选
通过
在PSW BITS
11
18H
17H
10
10H
0FH
01
08H
07H
00
00H
复位值
堆栈指针
4银行8个寄存器
R0–R7
位寻址空间
(位地址0FH - 7FH )
20H
1FH
图2.低128字节内部RAM的
存储器组织
2000H
EA
= 1
国内
8K字节
FLASH / EE
节目
内存
1FFFH
EA
= 0
外
节目
内存
空间
与所有8052兼容设备时, ADuC812的具有独立
用于程序和数据存储器地址空间,如图图 -
茜1。此外,如图1中所示,附加640字节的
用户数据闪存EEPROM提供给用户。用户
数据闪存区域是通过一组间接访问
控制寄存器映射到特殊功能寄存器( SFR )
区域中的数据存储空间。
SFR空间被映射到高128字节的内部数据
存储器空间。 SFR区域用直接寻址访问
仅提供了CPU和所有片之间的界面
外设。显示了编程模型的框图
通过SFR区域的ADuC812是如图3所示。
8K字节
ELECTRICALLY
可重复编程
非易失性
闪速/电擦除程序
内存
0000H
数据存储空间
读/写
9FH
(第159页)
640字节
FLASH / EE数据
内存
访问
间接
威盛SFR
控制寄存器
00H
(第0页)
外
数据
内存
空间
(24-BIT
地址
空间)
为FFFFFFh
640-BYTE
ELECTRICALLY
可重复编程
非易失性
FLASH / EE数据
内存
128-BYTE
特别
功能
注册
区域
国内
数据存储器
空间
FFH
上
128
80H
7FH
低
128
00H
可访问
BY
间接
地址
只
可访问
BY
直接
和
间接
地址
FFH
特别
功能
注册
可访问
BY DIRECT
地址
只
80H
8051
兼容
CORE
autocalibrating
8-CHANNEL
高速
12位ADC
其他片
外设
温度
传感器
2个12位DAC
串行I / O
并行I / O
WDT
PSM
000000H
图3.编程模型
图1.程序和数据存储器映射
低128字节的内部数据存储器映射为
在图2所示的最低的32个字节被划分成四个
8个寄存器银行通过R7地址为R0 。下一个
16个字节(128位)以上的寄存器组构成的方块
在比特位寻址的内存空间,通过7FH地址00H 。
英文内容
–9–