欢迎访问ic37.com |
会员登录 免费注册
发布采购

ADSP-BF532SBBZ400 参数 Datasheet PDF下载

ADSP-BF532SBBZ400图片预览
型号: ADSP-BF532SBBZ400
PDF下载: 下载PDF文件 查看货源
内容描述: Blackfin嵌入式处理器 [Blackfin Embedded Processor]
分类和应用: 微控制器和处理器外围集成电路数字信号处理器时钟
文件页数/大小: 56 页 / 672 K
品牌: AD [ ANALOG DEVICES ]
 浏览型号ADSP-BF532SBBZ400的Datasheet PDF文件第1页浏览型号ADSP-BF532SBBZ400的Datasheet PDF文件第2页浏览型号ADSP-BF532SBBZ400的Datasheet PDF文件第4页浏览型号ADSP-BF532SBBZ400的Datasheet PDF文件第5页浏览型号ADSP-BF532SBBZ400的Datasheet PDF文件第6页浏览型号ADSP-BF532SBBZ400的Datasheet PDF文件第7页浏览型号ADSP-BF532SBBZ400的Datasheet PDF文件第8页浏览型号ADSP-BF532SBBZ400的Datasheet PDF文件第9页  
ADSP-BF531/ADSP-BF532/ADSP-BF533
概述
在ADSP - BF531 / 2/3处理器是Blackfin处理器的成员
系列产品,结合了ADI公司/英特尔
微信号架构( MSA ) 。 Blackfin处理器将
双MAC国家的最先进的信号处理引擎,
一个干净的,正交类RISC微处理器的优点
指令集,以及单指令,多数据(SIMD)
多媒体功能集成到一个单一的指令集
体系结构。
在ADSP - BF531 / 2/3的处理器是完全的代码和引脚
兼容,仅针对不同对它们的性能和
片上存储器。具体的性能和内存的配置
系统蒸发散示于
表1.处理器对比
ADSP-BF531
400兆赫
800 MMAC翻了一番
16K字节
16K字节
16K字节
ADSP-BF532
400兆赫
800 MMAC翻了一番
16K字节
32K字节
32K字节
ADSP-BF533
600兆赫
1200 MMAC翻了一番
16K字节
64K字节
32K字节
32K字节
4K字节
ADSP - BF531 / 2/3处理器外设
在ADSP - BF531 / 2/3处理器包含一套丰富的peripher-
阿尔斯经由多个高带宽总线连接到所述核心,
提供在系统配置的灵活性以及优异
系统的整体性能(见功能方框图中
通用外设包括
功能,如UART ,定时器, PWM (脉宽
调制)和脉冲测量功能,通用陈建
造成标志I / O引脚,一个实时时钟和一个看门狗定时器。
这组函数满足各种各样的典型系统的
支持的需求和由系统扩充扩充capa-
该部分的bilities 。除了这些通用
外设的ADSP - BF531 / 2/3处理器包含高速
串行和并行端口,用于连接到各种音频,
视频和调制解调器编解码功能;一个中断控制器,用于
中断的片上外设灵活的管理
或外部源;和电源管理控制功能
定制亲的性能和功率特性
处理器和系统的许多应用场景。
所有的外设,除了通用I / O,实时
时钟和计时器,是一个灵活的DMA支持struc-
真实存在。还有一个专门独立的存储器DMA通道
到处理器的各种存储器之间的数据传输
空间,包括外部SDRAM和异步存储器。
运行速度高达133 MHz的提供多个片上总线
足够的带宽以使处理器内核以及运行
对所有的芯片上和外围设备的活动。
在ADSP - BF531 / 2/3处理器包括一个片上电压
监管机构支持的ADSP - BF531 / 2/ 3处理器
动态电源管理能力。所述电压调节器
提供了一种从单2.25V到一系列核心电压电平
3.6 V输入。电压调节器可在用户的被绕过
自由裁量权。
最大
性能
指令
SRAM /高速缓存
指令
SRAM
数据
SRAM /高速缓存
数据SRAM
暂存器
4K字节
4K字节
通过集成了一套丰富的业界领先的系统外设
和记忆, Blackfin处理器是首选平台
需要类似RISC编程下一代应用
mability ,多媒体支持,以及先进的信号
在一个集成包处理。
便携式低功耗架构
Blackfin处理器提供世界一流的电源管理
和性能。 Blackfin处理器采用低
功耗和低电压的设计方法和特点
动态电源管理,以改变工作电压的能力
年龄和操作显著降低整体频率
功耗。改变电压和频率可以
导致大幅降低功耗,COM的
相比与仅改变工作频率。这
意味着更长的电池寿命的便携式设备。
Blackfin处理器内核
如图
Blackfin处理器内核
包含2个16位乘法器, 2个40位累加器, 2
40位ALU,4个视频ALU和1个40位移位器。该compu-
塔季翁单元处理8位, 16位,或32位的数据
寄存器文件。
计算寄存器文件包含8个32位寄存器。当
在16位操作数数据进行计算操作,
注册文件运行16个独立的16位寄存器。所有
操作数计算业务都来自多
寄存器和指令常量域。
每个MAC可以在每一乘法执行16位乘16位的
周期,积累的结果到40位累加器。
符号和无符号的格式,舍入和饱和度
支持。
该ALU的执行传统的一套算术和逻辑的
操作上的16位或32位数据。此外,许多特殊
说明被包括以加速各种信号处理
任务。这些措施包括位操作,如字段提取和弹出
ulation数,模2
32
乘,除原语,
系统集成
在ADSP - BF531 / 2/3的处理器是高度集成的系统 -
在单芯片解决方案,为下一代数字通信的
阳离子和消费的多媒体应用。通过结合
具有高性能信号行业标准接口
处理核心,用户可以开发具有成本效益的解决方案
很快,而不需要昂贵的外部元件。该
系统外设包括一个UART口,一个SPI端口,两个串行
端口(SPORT ) ,四个通用定时器(三连PWM
功能),一个实时时钟,一个看门狗定时器,以及一个并行
外设接口。
第0版|
第3页56 | 2004年3月