欢迎访问ic37.com |
会员登录 免费注册
发布采购

ADSP-BF532SBBC400 参数 Datasheet PDF下载

ADSP-BF532SBBC400图片预览
型号: ADSP-BF532SBBC400
PDF下载: 下载PDF文件 查看货源
内容描述: Blackfin嵌入式处理器 [Blackfin Embedded Processor]
分类和应用: 外围集成电路时钟
文件页数/大小: 56 页 / 672 K
品牌: AD [ ANALOG DEVICES ]
 浏览型号ADSP-BF532SBBC400的Datasheet PDF文件第4页浏览型号ADSP-BF532SBBC400的Datasheet PDF文件第5页浏览型号ADSP-BF532SBBC400的Datasheet PDF文件第6页浏览型号ADSP-BF532SBBC400的Datasheet PDF文件第7页浏览型号ADSP-BF532SBBC400的Datasheet PDF文件第9页浏览型号ADSP-BF532SBBC400的Datasheet PDF文件第10页浏览型号ADSP-BF532SBBC400的Datasheet PDF文件第11页浏览型号ADSP-BF532SBBC400的Datasheet PDF文件第12页  
ADSP-BF531/ADSP-BF532/ADSP-BF533
由于多个中断源可以映射到一个单一的常规 -
目的中断,多个脉冲,这可以发生simulta-
neously ,之前或中断处理的中断期间,
事件已经对这个中断输入检测。该IPEND稳压
存器的内容由SIC作为中断监视
确认。
ILAT寄存器的相应位时,中断设置上升
边缘检测(检测需要2个内核时钟周期) 。该
当IPEND寄存器位被置位被清零。该
IPEND位表示该事件已进入时处理
SOR管道。在这一点上与CEC将认识和排队
对相应的事件输入一个上升沿事件。该
从常规 - 上升沿过渡最小的延迟
目的中断的IPEND输出断言是三个核心
时钟周期;但是,延迟可能要高得多,这取决于
决于内的活动和所述处理器的状态。
DMA传输可以通过一个非常灵活的描述符来控制
基础的方法或者通过一个标准的基于寄存器的自动缓冲
机制。
实时时钟
在ADSP - BF531 / 2/3处理器的实时时钟( RTC )亲
国际志愿组织一个强大的数字表功能,包括电流
时间,秒表,并报警。该RTC的时钟由一个
32.768 kHz晶振外部的ADSP - BF531 / 2/ 3处理器。
该RTC有专用的电源引脚,使得它
可以保持供电和时钟,即使的休息
处理器处于低功率状态。 RTC提供了数
可编程中断选项,包括中断每节
OND ,分钟,小时,天或时钟周期,中断对
可编程秒表倒计时,或中断在亲
编程的报警时间。
32.768 KHz输入时钟频率分频为
由预分频器1 Hz的信号。定时器的计数功能
由四个计数器:一个60秒的计数器,一个60分钟
计数器,一个24小时计数器和一个32,768天计。
当启用时,报警功能会产生一个中断时,
定时器的输出相匹配的已编程值
报警控制寄存器。有两种报警:第一是报警
对于一天的时间。所述第二报警是一天的那个和时间
天。
秒表功能,从编程倒计时
值,用一秒钟的分辨率。当秒表
启用和计数器溢出,产生一个中断。
像其他外设时,RTC能唤醒从处理器
代任RTC唤醒事件后,睡眠模式。
此外, RTC唤醒事件可以唤醒处理器
从深度休眠模式,并唤醒芯片内部的电压
从断电状态,年龄稳压器。
连接RTC引脚RTXI和RTXO与外部组件
如图
图6 。
RTXI
R1
RTXO
DMA控制器
在ADSP - BF531 / 2/3处理器有多个独立的
支持带自动数据传输的DMA控制器
最小的开销为处理器核心。 DMA传输可以
在ADSP - BF531 / 2/3处理器的内部memo-之间发生
里斯和任一有DMA能力的外设。另外,
DMA传输可以在任何的之间实现DMA的
能外围设备和连接到所述克斯特外部设备
最终存储器接口,包括SDRAM控制器和
异步存储器控制器。 DMA能力的peripher-
ALS包括体育, SPI端口,UART和PPI 。每
个人DMA能力的外设至少有一个专用
DMA通道。
在ADSP - BF531 / 2/ 3处理器的DMA控制器支持
一维(1D)和二维(2D) DMA传输。
DMA传输的初始化可以由寄存器来实现
或者从参数集名为描述子块。
二维DMA支持任意行和列
尺寸高达64K的元素由64K元素,任意行
和列步进,最大可达± 32K的元素。此外,该
列步长大小可以小于该行的步长,从而使
实行交错数据流。这个功能是
在视频应用中特别有用,其中数据可以是
解交织的飞行。
DMA的类型的例子所支持的ADSP -BF531 / 2/3
处理器DMA控制器包括:
•完成后,即停止一个单一的,线性的缓冲区
•圆形,自动刷新缓冲区,中断对每个
全部或分数全缓冲
• 1 -D或2-D DMA的使用描述符的链表
使用描述符的数组中,只有指定• 2-D DMA
在一个共同的网页基地DMA地址
除了专用外设的DMA通道,有
提供的两个存储器DMA通道
各种存储器的ADSP - BF531 / 2/3处理器的系统。
这使得任何一个之间的数据块的传输
存储器,包括外部SDRAM, ROM,SRAM和
闪存处理器干预降到最小。内存
X1
C1
C2
推荐元件:
Ecliptek公司EC38J (通孔封装)
爱普生MC405 12 pF负载(表面贴装封装)
C1 = 22 pF的
C2 = 22 pF的
R1 = 10兆欧姆
注: C 1和C 2是特定于晶体指明的X1 。
联系方式水晶制造商联系。 C1和C2的
规范假设3的PF电路板走线电容。
图6.外部元件的RTC
第0版|
第8页共56 | 2004年3月