欢迎访问ic37.com |
会员登录 免费注册
发布采购

AD9884A/PCB 参数 Datasheet PDF下载

AD9884A/PCB图片预览
型号: AD9884A/PCB
PDF下载: 下载PDF文件 查看货源
内容描述: 100 MSPS / 140 MSPS模拟平板界面 [100 MSPS/140 MSPS Analog Flat Panel Interface]
分类和应用:
文件页数/大小: 24 页 / 189 K
品牌: AD [ ANALOG DEVICES ]
 浏览型号AD9884A/PCB的Datasheet PDF文件第3页浏览型号AD9884A/PCB的Datasheet PDF文件第4页浏览型号AD9884A/PCB的Datasheet PDF文件第5页浏览型号AD9884A/PCB的Datasheet PDF文件第6页浏览型号AD9884A/PCB的Datasheet PDF文件第8页浏览型号AD9884A/PCB的Datasheet PDF文件第9页浏览型号AD9884A/PCB的Datasheet PDF文件第10页浏览型号AD9884A/PCB的Datasheet PDF文件第11页  
AD9884A
引脚功能说明(续)
引脚名称
输出
功能
数据输出,红色通道,端口A
数据输出,红色通道,端口B
数据输出,绿色通道,端口A
数据输出,绿色通道,端口B
数据输出,蓝色通道,端口A
数据输出,蓝色通道,端口B
该主数据输出。位7是MSB。每个通道有两个端口。当部分单常用信运营
道模式的(DEMUX = 0)时,所有的数据被呈现给端口A和端口B被放置在高阻抗状态。亲
编程DEMUX 1建立双通道模式,其中交替的像素被呈现给端口A和
每个通道的端口B 。这些会出现同时,两个象素呈现在每个第二输入的时间
像素,当PAR被设置为1 (并行方式)。当PAR = 0时,像素数据交替出现在两个端口,一个
与每个输入象素(交错模式)的新样本。在双通道模式下,之后的第一个像素采样
HSYNC被发送到端口A的第二个像素去B口,第三个A等的像素采样延迟
时间到输出是固定的。当采样时间是通过调节相位寄存器中改变时,输出定时是
转移为好。该DATACK ,
DATACK
和HSOUT输出也感动,所以之间的时序关系
这些信号被保持。
数据输出时钟
数据输出时钟补
要使用差分数据的时钟信号输出至所述输出数据和HSOUT选通到外部逻辑电路。他们
由内部时钟发生器产生,并且同步与内部象素采样时钟。当
AD9884A在单通道模式下操作时,输出频率为等于像素的采样频率。
当在双通道模式下操作时,数据输出时钟和输出数据是在二分之一呈现
像素率。当采样时间是通过调节相位寄存器中改变时,输出定时错开的
很好。数据, DATACK ,
DATACK
和HSOUT输出都感动,所以之间的时序关系
信号被保持。任一个或两个信号可以被使用,这取决于所述定时模式和界面设计
聘用。
水平同步输出
重构的相位对齐版本HSYNC输入。这个信号总是高电平有效。通过可维护性
荷兰国际集团对准DATACK ,
DATACK ,
和数据,对于水平同步数据定时总是可以
明确确定。
绿同步输出切片机
同步输出对绿色切片机比较。当SOGIN呈现一个直流耦合接地参考
含有复合同步模拟图像信号, SOGOUT将产生一个数字复合同步信号。这
信号得到的AD9884A没有其他的处理。该SOG切片机比较继续工作时,
AD9884A放入掉电状态。
D
R
A
7–0
D
R
B
7–0
D
G
A
7–0
D
G
B
7–0
D
B
A
7–0
D
B
B
7–0
DATACK
DATACK
HSOUT
SOGOUT
控制
SDA
SCL
A
1–0
串行数据I / O
串行接口端口的双向数据端口。
串行接口的时钟
时钟输入,串行接口端口。
串行端口地址的LSB
串行端口地址的两个最低显著位由逻辑电平上,这些引脚设置。连接到引脚
地面设置地址位为0比分扳成高(至V
D
通过10 kΩ)连接到设置地址位为1。通过这些引脚,
串行地址可以被设置为从98H到9FH任何值。多达四个AD9884As可以在同一序列中使用
总线通过适当地设定这些位。它们也可以用来改变AD9884A地址,如果发现有冲突
与总线上的其它设备。
关断控制输入
把该引脚为低电平时, AD9884A进入极低的功耗状态。输出缓存器被放置
在高阻抗状态。时钟发生器被停止。控制寄存器的内容被保留。同步
绿色切片机( SOGOUT )和内参继续发挥作用。
PWRDN
版本B
–7–