欢迎访问ic37.com |
会员登录 免费注册
发布采购

AD9281ARS 参数 Datasheet PDF下载

AD9281ARS图片预览
型号: AD9281ARS
PDF下载: 下载PDF文件 查看货源
内容描述: 双通道8位分辨率的CMOS ADC [Dual Channel 8-Bit Resolution CMOS ADC]
分类和应用:
文件页数/大小: 19 页 / 410 K
品牌: AD [ ANALOG DEVICES ]
 浏览型号AD9281ARS的Datasheet PDF文件第4页浏览型号AD9281ARS的Datasheet PDF文件第5页浏览型号AD9281ARS的Datasheet PDF文件第6页浏览型号AD9281ARS的Datasheet PDF文件第7页浏览型号AD9281ARS的Datasheet PDF文件第9页浏览型号AD9281ARS的Datasheet PDF文件第10页浏览型号AD9281ARS的Datasheet PDF文件第11页浏览型号AD9281ARS的Datasheet PDF文件第12页  
AD9281
10.0
0.0
–10.0
–20.0
–30.0
基金
转换器易于适应单端或differ-
无穷区间的输入信号。这种不同的结构使得部分
能容纳宽范围的输入信号的。
该AD9281还包括一个片上带隙基准和
基准电压缓冲。基准电压缓冲转移地面简称
参照使用水平更适合的内部电路
该转换器的。这两款转换器共享相同的参考
基准电压缓冲。该方案提供了最佳的增益
该转换器之间的匹配,同时最大限度地减少
通道与通道之间的串扰。
每个A / D转换器有它自己的输出锁存器,它会更新
在输入时钟的上升沿。逻辑多路复用器,连续的
通过SELECT引脚控制,它决定了通道
传递到数字输出管脚。输出驱动器具有自己的
自己的供应,从而使部分进行接口的各种
逻辑系列。该输出可以被置于高阻抗
国家通过片选引脚。
的AD9281在其电源电压的极大灵活性。该
模拟和数字电源可以从2.7 V至5.5 V,
彼此独立的。
模拟量输入
SNR - 分贝
–40.0
–50.0
–60.0
–70.0
–80.0
–90.0
2ND
9TH
3RD
8TH
4TH
7TH
5TH
6TH
–100.0
–110.0
0.0E+0
2.0E+6
4.0E+6
6.0E+6 8.0E+6 10.0E+6 12.0E+6 14.0E+6
图15A 。 I和Q信道的同步操作
10.0
0.0
–10.0
–20.0
–30.0
基金
SNR - 分贝
–40.0
–50.0
–60.0
–70.0
–80.0
–90.0
第二第三
4TH
5TH
第六届7TH 8TH
–100.0
–110.0
0.0E+0
2.0E+6
4.0E+6
6.0E+6 8.0E+6 10.0E+6 12.0E+6 14.0E+6
图16示出的等效电路结构的模拟
在A / D转换器中的一个的输入。 PMOS源跟随
从电荷反冲问题缓冲模拟输入管脚
通常与开关电容ADC输入相关struc-
作上。这产生了非常高的输入阻抗的一部分,
允许它被有效地从高阻抗源来驱动。
这意味着, AD9281甚至可以直接由一个驱动
无源抗混叠滤波器。
图15b 。 I和Q信道的同步操作
伊通社
卜FF器
ADC
CORE
+ FS
极限
Iinb
卜FF器
+ FS极限=
V
REF
+V
REF/2
-FS LIMIT =
V
REF
–V
REF/2
· FS
极限
工作原理
产量
SHA
在AD9281集成了两个A / D转换器,两路模拟量输入
缓冲器,内部基准和基准缓冲器,以及输出
把多路复用器。为清楚起见,此数据表是指两个
转换为“ I”和“问: ”这两个A / D转换器simulta-
neously样品上的上升沿其各自的输入
输入时钟。两个转换器分发的转换操作
化过几个较小的A / D转换子模块,提炼转换
具有逐渐更高的精度,因为它传递从结果
舞台上演。作为分布式转换的结果,
每个转换器需要256个比较器的一小部分
在传统的闪光型8位ADC使用。样本和保持
在每个阶段的功能允许第一阶段也能操作
上一个新的输入采样吃而以下阶段继续
以前的处理样品。这将导致一种“流水线处理”
当输入样本之间的3个时钟周期的延迟
取并当相应的ADC输出被更新为
输出寄存器。
的AD9281集成输入缓冲放大器来驱动
转换器的模拟输入。在大多数应用中,这些
输入放大器,无需外部运算放大器的
输入信号。输入结构是全差分的,但
SHA共模响应已经被设计为允许
V
REF
图16.等效电路AD9281模拟输入
缓冲器内的源极跟随器还提供了一个电平移位
函数约为1V ,使AD9281以接受
输入或低于地面。这种结构的一个结果是
该失真会导致如果模拟输入来自内部1.4 V
的正电源。为了获得最佳的高频失真
性能,模拟输入信号应居中与符合
荷兰国际集团图27 。
模拟输入引脚的电容负载为4 pF到了
模拟电源( AVSS , AVDD ) 。
满量程的设定值可以根据下面的计算
算法(V
REF
可以在内部或外部产生的) :
–F
S
= V
REF
– (V
REF
/2)
+F
S
= V
REF
+ (V
REF
/2)
V
跨度
= V
REF
–8–
英文内容