欢迎访问ic37.com |
会员登录 免费注册
发布采购

ADV7196AKS 参数 Datasheet PDF下载

ADV7196AKS图片预览
型号: ADV7196AKS
PDF下载: 下载PDF文件 查看货源
内容描述: 多制式逐行扫描/ HDTV编码器, 3个11位DAC , 10位数据输入,以及Macrovision公司 [Multiformat Progressive Scan/HDTV Encoder with Three 11-Bit DACs, 10-Bit Data Input, and Macrovision]
分类和应用: 电视编码器
文件页数/大小: 36 页 / 493 K
品牌: AD [ ANALOG DEVICES ]
 浏览型号ADV7196AKS的Datasheet PDF文件第1页浏览型号ADV7196AKS的Datasheet PDF文件第2页浏览型号ADV7196AKS的Datasheet PDF文件第4页浏览型号ADV7196AKS的Datasheet PDF文件第5页浏览型号ADV7196AKS的Datasheet PDF文件第6页浏览型号ADV7196AKS的Datasheet PDF文件第7页浏览型号ADV7196AKS的Datasheet PDF文件第8页浏览型号ADV7196AKS的Datasheet PDF文件第9页  
ADV7196A
ADAPTIVE FILTER GAIN 3 . . . . . . . . . . . . . . . . . . . . . .
AFG3 (AFG3)7–0 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
ADAPTIVE FILTER THRESHOLD A . . . . . . . . . . . . . . .
AFTA (AFTA)7–0 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
ADAPTIVE FILTER THRESHOLD B . . . . . . . . . . . . . . .
AFTB (AFTB)7–0 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
ADAPTIVE FILTER THRESHOLD C . . . . . . . . . . . . . . .
AFTC (AFTC)7–0 . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
SHARPNESS FILTER AND ADAPTIVE FILTER
APPLICATION EXAMPLES . . . . . . . . . . . . . . . . . . . . .
Sharpness Filter Application . . . . . . . . . . . . . . . . . . . . . .
Adaptive Filter Control Application . . . . . . . . . . . . . . . . .
HDTV MODE . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
MODE REGISTER 0 . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
MR0 (MR07–MR00) . . . . . . . . . . . . . . . . . . . . . . . . . . . .
HEXMR0 BIT DESCRIPTION . . . . . . . . . . . . . . . . . . . . .
Output Standard Selection (MR00–MR01) . . . . . . . . . . .
Input Control Signals (MR02–MR03) . . . . . . . . . . . . . . .
Reserved (MR04) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Input Standard (MR05) . . . . . . . . . . . . . . . . . . . . . . . . . .
DV Polarity (MR06) . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Reserved (MR07) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
MODE REGISTER 1 . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
MR1 (MR17–MR10) . . . . . . . . . . . . . . . . . . . . . . . . . . . .
MR1 BIT DESCRIPTION . . . . . . . . . . . . . . . . . . . . . . . . .
Pixel Data Enable (MR10) . . . . . . . . . . . . . . . . . . . . . . . .
Input Format (MR11) . . . . . . . . . . . . . . . . . . . . . . . . . . .
Test Pattern Enable (MR12) . . . . . . . . . . . . . . . . . . . . . .
Test Pattern Hatch/Frame (MR13) . . . . . . . . . . . . . . . . .
VBI Open (MR14) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Reserved (MR15–MR17) . . . . . . . . . . . . . . . . . . . . . . . . .
MODE REGISTER 2 . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
MR1 (MR27–MR20) . . . . . . . . . . . . . . . . . . . . . . . . . . . .
MR2 BIT DESCRIPTION . . . . . . . . . . . . . . . . . . . . . . . . .
Y Delay (MR20–MR22) . . . . . . . . . . . . . . . . . . . . . . . . .
23
23
23
23
23
23
23
23
24
24
25
26
26
26
26
26
26
26
26
26
26
27
27
27
27
27
27
27
27
27
28
28
28
28
Color Delay (MR23–MR25) . . . . . . . . . . . . . . . . . . . . . .
Reserved (MR26–MR27) . . . . . . . . . . . . . . . . . . . . . . . . .
MODE REGISTER 3 . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
MR3 (MR37–MR30) . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
MR3 BIT DESCRIPTION . . . . . . . . . . . . . . . . . . . . . . . . .
HDTV Enable (MR30) . . . . . . . . . . . . . . . . . . . . . . . . . .
Reserved (MR31–MR32) . . . . . . . . . . . . . . . . . . . . . . . . .
DAC A Control (MR33) . . . . . . . . . . . . . . . . . . . . . . . . .
DAC B Control (MR34) . . . . . . . . . . . . . . . . . . . . . . . . .
DAC C Control (MR35) . . . . . . . . . . . . . . . . . . . . . . . . .
Reserved (MR36–MR37) . . . . . . . . . . . . . . . . . . . . . . . . .
MODE REGISTER 4 . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
MR4 (MR47–MR40) . . . . . . . . . . . . . . . . . . . . . . . . . . . .
MR4 BIT DESCRIPTION . . . . . . . . . . . . . . . . . . . . . . . . .
Timing Reset (MR40) . . . . . . . . . . . . . . . . . . . . . . . . . . .
MODE REGISTER 5 . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
MR5 (MR57–MR50) . . . . . . . . . . . . . . . . . . . . . . . . . . . .
MR5 BIT DESCRIPTION . . . . . . . . . . . . . . . . . . . . . . . . .
Reserved (MR50) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
RGB Mode (MR51) . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Sync on PrPb (MR52) . . . . . . . . . . . . . . . . . . . . . . . . . . .
Color Output Swap (MR53) . . . . . . . . . . . . . . . . . . . . . .
Reserved (MR54–MR57) . . . . . . . . . . . . . . . . . . . . . . . . .
DAC TERMINATION AND LAYOUT
CONSIDERATIONS . . . . . . . . . . . . . . . . . . . . . . . . . . .
Voltage Reference . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
PC BOARD LAYOUT CONSIDERATIONS . . . . . . . . . .
Supply Decoupling . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Digital Signal Interconnect . . . . . . . . . . . . . . . . . . . . . . . .
Analog Signal Interconnect . . . . . . . . . . . . . . . . . . . . . . .
Video Output Buffer and Optional Output Filter . . . . . . .
OUTLINE DIMENSIONS . . . . . . . . . . . . . . . . . . . . . . . . .
28
28
28
28
28
28
28
28
28
28
28
29
29
29
29
29
29
29
29
29
29
29
29
30
30
30
31
31
31
31
36
REV. 0
–3–