欢迎访问ic37.com |
会员登录 免费注册
发布采购

EM488M3244VBD-7F 参数 Datasheet PDF下载

EM488M3244VBD-7F图片预览
型号: EM488M3244VBD-7F
PDF下载: 下载PDF文件 查看货源
内容描述: [Fully Synchronous to Positive Clock Edge]
分类和应用:
文件页数/大小: 18 页 / 1417 K
品牌: EOREX [ EOREX CORPORATION ]
 浏览型号EM488M3244VBD-7F的Datasheet PDF文件第4页浏览型号EM488M3244VBD-7F的Datasheet PDF文件第5页浏览型号EM488M3244VBD-7F的Datasheet PDF文件第6页浏览型号EM488M3244VBD-7F的Datasheet PDF文件第7页浏览型号EM488M3244VBD-7F的Datasheet PDF文件第9页浏览型号EM488M3244VBD-7F的Datasheet PDF文件第10页浏览型号EM488M3244VBD-7F的Datasheet PDF文件第11页浏览型号EM488M3244VBD-7F的Datasheet PDF文件第12页  
EM488M3244VBD  
eorex  
AC Operating Test Conditions  
(VDD=3.3V0.3V, TA=0°C ~70°C)  
Item  
Conditions  
1.4V/1.4V  
Output Reference Level  
Output Load  
See diagram as below  
2.4V/0.4V  
Input Signal Level  
Transition Time of Input Signals  
Input Reference Level  
2ns  
1.4V  
AC Operating Test Characteristics  
(VDD=3.3V0.3V, TA=0°C ~70°C, -25°C ~ +85°C)  
-7  
-7.5  
Symbol  
Parameter  
Clock Cycle Time  
Units  
Min. Max. Min. Max.  
CL=3  
CL=2 7.5  
CL=3  
CL=2  
2.5  
7
7.5  
10  
ns  
ns  
tCK  
5.5  
5.5  
5.5  
6
Access Time form CLK  
tAC  
CLK High Level Width  
CLK Low Level Width  
2.5  
2.5  
3
ns  
ns  
tCH  
tCL  
2.5  
CL=3  
CL=2  
CL=3  
CL=2  
3
Data-out Hold Time  
ns  
ns  
tOH  
tHZ  
2
3
7
3
7
Data-out High Impedance  
Time (Note 5)  
5.4  
Data-out Low Impedance Time  
Input Hold Time  
0
1
0
1
ns  
ns  
ns  
tLZ  
tIH  
tIS  
Input Setup Time  
1.5  
1.5  
* All voltages referenced to VSS.  
Note 5: tHZ defines the time at which the output achieve the open circuit condition and is not referenced to  
output voltage levels.  
Dec. 2013  
www.eorex.com  
8/18