UM-TM57PA20&40_S
8 Bit Microcontroller
Advance Information
5.4
I/O 口
5.4.1 PA0-2
PA0-2 这三个管脚可被用作施密特触发输入,CMOS 推挽输出或“伪漏式”输出。分配
给每个引脚的上拉电阻是由 S / W 设置。在施密特触发输入模式,S / W 需要设置
PAE= 0,PAD= 1 ;在伪漏式输出模式,S / W 设置 PAE= 0 。伪漏式结构的优点是
其输出上升时间可以大大快于纯漏式结构。S/W 设置 PAE=1 可使用 CMOS 推挽输出
模式。读引脚数据(PAD)具有不同的含义。在“读-修改-写”指令中, CPU 实际上读
取输出数据寄存器。在别的指令中, CPU 读取引脚的状态。所谓的“读-修改-写”指令
包括 BSF,BCF 以及所有把 F –Plane 做目的地的指令。
nPAPU
DATA
D
Q
Write
WR_nPAPU
RN
D
Q
MR
WR_PAE
PAD
RN
PAE
SYS_RESETn
WR_PAD
MP
MN
Pin
SN
D
Q
Port
Pre-Driver
Delay
1 CLK
1
0
DATA
Read
RD_PAD
Read_Modify_Write
PA0-2, nPAPU=0
PAE
PAD
MN
MP
MR
MN
MP
MN
Drive
Drive
Drive
Drive
Drive
Drive
1 CLK
21
tenx technology, inc.
Preliminary
Rev 1.1, 2009/10/19