PT1301
应用设计指导
输出电压
参考典型应用电路图,输出电压Vout 由电阻R1 和R2 按以下公式设定:
R1
Vout = (1+
)×1.25V
R2
反馈环路设计
参考典型应用电路图,电阻 R1 和 R2 阻值的选择,除要符合上述 Vout 公式外,还须在系统的静态电
流和抗干扰能力方面做权衡。
9 更高的电阻取值可降低系统的静态电流(电流I=1.25V/R2)。
9 较低的电阻取值则可获得较好的抗噪声和抗干扰能力,降低对 PCB 布图寄生参数的敏感度,提
高稳定性。
因此,对于无待机状态或悬置状态的应用而言,R1 和R2 取值宜低些,而对于对待机或悬置电流要求
很高的应用,R1 和R2 阻值需要取高,这时候由于反馈回路的阻抗很高,从而对干扰非常敏感,必须非常
仔细地进行布图,并且避免任何对FB 端的干扰。
为了提高系统的稳定性,可在FB 端与Vout 之间接一电容,该电容的经验取值是:当上述电阻为MΩ
级时,取值约100pF,当上述电阻取值为几十至几百KΩ时,取值在10nF~0.1uF之间。
PCB布图指导
为提高系统稳定性,在PCB布图时可遵循下述指导:
9
9
9
GND 平面不要有缝隙。
VDD 与GND 之间的噪声旁路――5 脚与3 脚之间的1μF MLCC 噪声旁路电容,连接要短而宽。
Vin 与GND 之间的噪声旁路――如Vin 输入不是理想电压源,则在就近电感L1 处加一个Vin 到
GND 的旁路电容。
9
FB 结点的覆铜面积要尽可能小,并且要远离干扰源。
9 减小LX 和EXT 结点的寄生电容可降低开关损耗。
测试电路
PT1301 REV1.0 Dec 2005
第 5 页