欢迎访问ic37.com |
会员登录 免费注册
发布采购

EPF10K100EFI484-2 参数 Datasheet PDF下载

EPF10K100EFI484-2图片预览
型号: EPF10K100EFI484-2
PDF下载: 下载PDF文件 查看货源
内容描述: 现场可编程门阵列(FPGA)的\n [Field Programmable Gate Array (FPGA) ]
分类和应用: 现场可编程门阵列
文件页数/大小: 120 页 / 1759 K
品牌: ETC [ ETC ]
 浏览型号EPF10K100EFI484-2的Datasheet PDF文件第1页浏览型号EPF10K100EFI484-2的Datasheet PDF文件第3页浏览型号EPF10K100EFI484-2的Datasheet PDF文件第4页浏览型号EPF10K100EFI484-2的Datasheet PDF文件第5页浏览型号EPF10K100EFI484-2的Datasheet PDF文件第6页浏览型号EPF10K100EFI484-2的Datasheet PDF文件第7页浏览型号EPF10K100EFI484-2的Datasheet PDF文件第8页浏览型号EPF10K100EFI484-2的Datasheet PDF文件第9页  
FLEX 10KE嵌入式可编程逻辑系列数据手册
表2. FLEX 10KE设备功能
特征
典型的盖茨
(1)
最大的系统门
逻辑单元(LE )
EABS
总RAM位数
最大用户I / O引脚
注意表:
(1)
嵌入式IEEE标准。 1149.1 JTAG电路加起来31250门中除了所列出的典型或最大
系统门。
EPF10K100E
100,000
257,000
4,992
12
49,152
338
EPF10K130E
130,000
342,000
6,656
16
65,536
413
EPF10K200E
EPF10K200S
200,000
513,000
9,984
24
98,304
470
...详细信息
特点
s
s
制作采用先进的工艺和用2.5 -V操作
内部电源电压
- 在电路可重配置( ICR ),通过外部配置
设备,智能控制器,或JTAG端口
- ClockLock
TM
和ClockBoost
TM
为减少时钟选项
延时/偏移和时钟乘法
内置低抖动时钟分配树
所有设备的100%的功能测试;测试向量或扫描链
不要求
之前和配置过程中拉在I / O引脚
灵活的互连
FastTrack网络
®
连续互连路由结构,可快速,
可预测的互连延迟
专用进位链实现这种算法功能
作为快速加法器,计数器和比较器(自动使用
软件工具和宏功能)
专用级联链实现高速,
高扇入逻辑功能(自动使用软件工具
和宏功能)
三态仿真,实现内部三态总线
多达六个全局时钟信号和四个全局明确的信号
强大的I / O引脚
个别三态输出使能控制每个引脚
每个I / O引脚漏极开路选项
可编程输出摆率控制,以降低开关
噪音
钳位到V
CCIO
上的销通过针基础用户可选
支持热插拔
2
Altera公司。